W5500参考电路图

W5500是WIZnet最新推出的一款高性能以太网芯片,它发扬了早期芯片的所有主要特征。


- 全功能10/100以太网MAC&PHY

- 全硬件TCP/IP协议处理

- 8个独立socket

- 32KB RAM缓存

    新的W5500独特处包括一个更快、多功能的SPI接口(80 MHz),主控芯片灵活地利用W5500缓存处理通用的数据,片上RAM比较小的低成本单片机也同样可以。应用程序的硬件设计简化,比使用PHY的选择减少外部电源供应组件和固件。

    由于第三代设计细化和迁移到较小的集合制造过程中,W5500晶粒尺寸明显减小。同时,W5500晶粒使用简单集成的其他晶粒(例如:MCU, DSP, FPGA)布局,使用’SiP’( 系统级封包)封包技术。

    W5500可让以太网应用使用普遍的低成本8/16位单片机。W5500硬件协议处理,较大的缓存使应用很容易的在片上RAM较小的的单片机上适用。以太网功能可以添加到一个现有的应用程序,而不需要切换到一个更昂贵的单片机上来重新设计硬件和软件。

    大型和小型的单片机都受益与W5500“互联网卸载”功能,即最小化应用程序软件干扰和网络活动的时间约束。在不同的负载下应用程序和网络性能保持稳定并且可以预测。不用软件来处理基本的网络操作,W5500提供了一个可测量的”防火墙”式的保护,用硬件时刻可靠。

    W5500也可以作为传统的以太网收发器使用软件TCP/IP协议处理。现有的基于收发的以太网设计有一个简单且低成本的W5500升级路径,使用现有的软件利用W5500的硬件TCP/IP优势来增加新的特点。

以下是W5500参考电路图,请参考:

 

点击:W5500参考电路图PDF文档下载


更多信息与我们交流:

WIZnet邮箱:[email protected]


你可能感兴趣的:(TCP/IP芯片,全硬件tcp/ip,全硬件TCP/IP协议栈)