PLL Simulink行为模型

VCO

根据配置的参数计算当前的频率,然后进行循环积分,然后转成方波输出。
PLL Simulink行为模型_第1张图片

NDIV

主要由两个triggered subsysterm组成,分别是prescaler和PSC,注意由于存在收敛性问题,需要把input的Latch input by delaying outside signal选项勾上。
PLL Simulink行为模型_第2张图片

SDM

对于这种本身就是数字时序电路的模块来说,最简单的办法就是直接用triggered subsystem搭出来。
PLL Simulink行为模型_第3张图片

PD

PD就是个异或门,但需要将输出转为double型,以和LPF进行匹配。
PLL Simulink行为模型_第4张图片

PFD

用带enable的triggered subsystem实现DFF的功能,然后按照正常的实现方式搭出来就可以了。
PLL Simulink行为模型_第5张图片

CP

CP的功能是把输入的电压脉冲转换成电流脉冲,简单的结构如下,顺便加入了offset功能。
PLL Simulink行为模型_第6张图片

LPF

需要根据零极点对增益g进行调整。

LO

为了输出50%的占空比信号,用double edge triggered subsystem来做。
PLL Simulink行为模型_第7张图片

你可能感兴趣的:(FrequencySyn)