数字IC笔试题 ——汇顶设计验证2018

数字IC笔试题 ——汇顶设计验证2018_第1张图片

数字IC笔试题 ——汇顶设计验证2018_第2张图片 

在逻辑综合时,一般有4中path group:

Input to reg :输入端口到寄存器,通过set_input_delay设置输入端口外的延时,来约束组合逻辑延时

Tclk – T1 – Tinput_delay – Tsetup > 0

 

我们设置 Tclk和Tinput_delay,从.lib/.db库里面读入Tsetup,工具就会约束优化T1组合逻辑

 

Reg to reg :寄存器到寄存器,通过create_clock,约束为时钟周期

Tclk - Tcq - T2 - Tsetup> 0;

 

Reg to output

我们设置 Tclk和Toutput_delay,从.lib/.db库里面读入Tcq,工具就会约束优化T3组合逻辑

Tclk - Tcq - T3 - Toutput_delay > 0;

 

Input to output;

我们设置Tinput_delay + Toutput_delay,工具就会约束优化T3组合逻辑

Tclk - Tinput_delay -T3 - Tout_delay > 0;

也可以直接设置 set_max_delay

数字IC笔试题 ——汇顶设计验证2018_第3张图片 

数字IC笔试题 ——汇顶设计验证2018_第4张图片 

数字IC笔试题 ——汇顶设计验证2018_第5张图片

数字IC笔试题 ——汇顶设计验证2018_第6张图片

数字IC笔试题 ——汇顶设计验证2018_第7张图片 

数字IC笔试题 ——汇顶设计验证2018_第8张图片

数字IC笔试题 ——汇顶设计验证2018_第9张图片 

数字IC笔试题 ——汇顶设计验证2018_第10张图片

数字IC笔试题 ——汇顶设计验证2018_第11张图片 

数字IC笔试题 ——汇顶设计验证2018_第12张图片

数字IC笔试题 ——汇顶设计验证2018_第13张图片 

数字IC笔试题 ——汇顶设计验证2018_第14张图片 

数字IC笔试题 ——汇顶设计验证2018_第15张图片

数字IC笔试题 ——汇顶设计验证2018_第16张图片

数字IC笔试题 ——汇顶设计验证2018_第17张图片 

数字IC笔试题 ——汇顶设计验证2018_第18张图片

数字IC笔试题 ——汇顶设计验证2018_第19张图片

数字IC笔试题 ——汇顶设计验证2018_第20张图片

数字IC笔试题 ——汇顶设计验证2018_第21张图片

数字IC笔试题 ——汇顶设计验证2018_第22张图片

数字IC笔试题 ——汇顶设计验证2018_第23张图片

数字IC笔试题 ——汇顶设计验证2018_第24张图片

数字IC笔试题 ——汇顶设计验证2018_第25张图片

数字IC笔试题 ——汇顶设计验证2018_第26张图片

数字IC笔试题 ——汇顶设计验证2018_第27张图片

数字IC笔试题 ——汇顶设计验证2018_第28张图片

你可能感兴趣的:(IC设计相关)