Xilinx平台Aurora IP介绍(汇总篇)

Aurora IP核使用超简单的,COME ON!


目录

一、Xilinx平台Aurora IP介绍(一)Aurora基础知识

二、Xilinx平台Aurora IP介绍(二)时钟与复位

三、Xilinx平台Aurora IP介绍(三)Aurora配置及接口介绍

四、Xilinx平台Aurora IP介绍(四)Example Design介绍

五、Xilinx平台Aurora IP介绍(五)Aurora收发测试


        Xilinx提供了两个Aurora核,分别是:Aurora 8B/10B 以及Aurora 64B/66B。

        顾名思义,主要是8B/10B ,64B/66B的区别;8B/10B编码可以平衡DC,有足够的跳变来恢复时钟,但是有20%的带宽开销。64B/66B编码的前两位表示同步头,减小了开销,但是却不能保证0/1数量的平衡,因此需要进行加绕。

        但是对于我们使用IP核来说,步骤其实是一样的。这里以Aurora 8B/10B进行介绍。

一、Xilinx平台Aurora IP介绍()Aurora基础知识

  1. 介绍Aurora协议
  2. 介绍Aurora核的基础知识

Xilinx平台Aurora IP介绍(一)Aurora基础知识

二、Xilinx平台Aurora IP介绍(时钟与复位

还是熟悉的配方,时钟与复位单独介绍。

Xilinx平台Aurora IP介绍(二)时钟与复位

三、Xilinx平台Aurora IP介绍(Aurora配置及接口介绍

  1. Aurora IP核配置说明
  2. 接口介绍(streaming/framing)
  3. 接口时序(重点

Xilinx平台Aurora IP介绍(三)Aurora配置及接口介绍

四、Xilinx平台Aurora IP介绍(Example Design介绍

学习IP的使用,example design必不可少~

Xilinx平台Aurora IP介绍(四)Example Design介绍

五、Xilinx平台Aurora IP介绍(Aurora收发测试

老规矩,用自己的发送/接收模块 + Aurora核,进行数据收发测试。

Xilinx平台Aurora IP介绍(五)数据收发测试

你可能感兴趣的:(FPGA接口篇,fpga开发,aurora,高速接口,嵌入式)