- 嵌入式硬件_面试题
vip451
嵌入式硬件
1、电路是由那几部分组成?2、什么是模拟信号、什么是数字信号?看看你们举出几个例子?1.电源,负载,开关,链接导线2.模拟信号是指:物理量的变化在时间上和幅度上都是连续的。把表示模拟量的信号称为模拟信号,并把工作在模拟信号下的电路称为模拟电路。声音、温度、速度等都是模拟信号。数字信号是指:物理量的变化在时间上和数值(幅度)上都是不连续(或称为离散)的。把表示数字量的信号称为数字信号,并把工作在数字
- 讲透PCB布线只需这8个问题,PCB制造商这样说
捷配科技
PCB大全制造pcb工艺捷配
在电子工程领域,PCB(印刷电路板)布线是一项至关重要的工艺。它不仅关系到电路的性能和可靠性,还直接影响到产品的成本和生产效率。以下是关于PCB布线的一些常见问题及其答案,以帮助您更好地理解这一复杂过程。1.在小信号电路中,短铜线的电阻影响是否可忽略不计?答:虽然PCB的导电带设计得较宽以降低增益误差,但即便是短铜线也具有一定的电阻。在模拟电路中,应计算导电带的电阻并分析其对电路的潜在影响。2.一
- RK3568平台(PWM篇)PWM驱动
嵌入式_笔记
瑞芯微单片机嵌入式硬件
一.PWM基础知识PWM全称为PulseWidthModulation,翻译成中文为脉冲宽度调制,它是一种数字信号控制模拟电路的技术,可以通过改变高/低电平的占空比来控制平均电压或功率,从而达到对模拟量的控制目的。周期(T):指一个完整的高低电平循环所需要的时间,而频率为周期的倒数,指在1秒钟有多少个周期,单位为Hz,例如一个周期是20ms,那么一秒钟就有50次PWM周期。占空比(DutyCycl
- 模拟电路PN结:为什么自由电子由N区移动至P区,就有空穴由P区移动至N区?
RACer_xuyang
学习方法
模拟电路技术课上教授经常把“自由电子由N区移动至P区,就有空穴由P区移动至N区”挂在嘴上。从一个正常人的角度思考,这句话其实漏洞很大。1、空穴明明就是本征半导体共价键存在电子逃逸的地方。本征半导体结构的正离子空间位置应该是相对固定的,共价键的位置同样应该相对固定,那么空穴的位置也应该相对固定,怎么能随心所欲地由P区向N区移动呢?2、就算空穴能够自由移动,为什么自由电子由N区至P区的移动和空穴由P区
- cadence 打开原理图文件
越努力越幸运1314
硬件
1、cadence打开原理图https://jingyan.baidu.com/article/ed15cb1b3ce6d85be2698161.html答:找到项目文件(.OPJ);右键打开;在弹出的CadenceProductChoices弹窗中,选择OrCADCaptureCIS;选择OK
- 硬件工程师必须掌握的MOS管详细知识
硬件大脑
通信领域知识硬件工程射频工程信息与通信硬件架构嵌入式硬件
MOS管,全称为金属-氧化物半导体场效应晶体管(Metal-Oxide-SemiconductorField-EffectTransistor,MOSFET),是一种重要的半导体器件,广泛应用于电子工业中各种电路的开关、放大、调制、数字电路和模拟电路等领域。以下是对MOS管的详细知识介绍:一、定义与结构定义:MOS管是一种利用电场效应来控制其电流大小的半导体三端器件。它由金属栅极(G)、氧化物绝缘
- 硬件工程师必会电路模块之MOS管应用(转)
weixin_30784945
ui
**本文你可以获得什么?实际工程应用中常用的MOS管电路(以笔记本主板经典电路为例);学到实际系统中用到的开关电路模块以及MOS管非常重要的隔离电路(结合IIC的数据手册和笔记本主板应用电路);MOS管寄生体二极管,极性判断?**1.MOS管开关电路学习过模拟电路的人都知道三极管是流控流器件,也就是由基极电流控制集电极与发射极之间的电流;而MOS管是压控流器件,也就是由栅极上所加的电压控制漏极与源
- (135)vivado综合选项--->(35)Vivado综合策略三五
FPGA系统设计指南针
数字IC系统设计(提升笔记)单片机嵌入式硬件FPGA综合
1目录(a)IC简介(b)数字IC设计流程(c)Verilog简介(d)Vivado综合策略三五(e)结束1IC简介(a)在IC设计中,设计师使用电路设计工具(如EDA软件)来设计和模拟各种电路,例如逻辑电路、模拟电路、数字信号处理电路等。然后,根据设计电路的规格要求,进行布局设计和布线,确定各个电路元件的位置和连线方式。最后,进行物理设计,考虑电磁兼容性、功耗优化、时序等问题,并生成芯片制造所需
- (134)vivado综合选项--->(34)Vivado综合策略三四
FPGA系统设计指南针
数字IC系统设计(提升笔记)单片机嵌入式硬件FPGA综合
1目录(a)IC简介(b)数字IC设计流程(c)Verilog简介(d)Vivado综合策略三四(e)结束1IC简介(a)在IC设计中,设计师使用电路设计工具(如EDA软件)来设计和模拟各种电路,例如逻辑电路、模拟电路、数字信号处理电路等。然后,根据设计电路的规格要求,进行布局设计和布线,确定各个电路元件的位置和连线方式。最后,进行物理设计,考虑电磁兼容性、功耗优化、时序等问题,并生成芯片制造所需
- Cadence/Allegro学习笔记
殊途。
其他
Cadence操作笔记一、快捷键命令**作用Esc结束走线等操作I放大O缩小C以光标所指为新的窗口显示中心W画线On/OffP快速放置元件H元件标号左右翻转V元件标号上下翻转R元件旋转90°N放置网络标号J放置节点On/OffF放置电源G放置地Y画多边形T放置TEXTB放置总线On/OffE放置总线端口T放置TEXTCtrl+PageUp左移一个窗口Ctrl+PageDn右移一个窗口PageUp上
- Cadence Allegro使用笔记
春风沂水丶
使用Cadence画原理图与PCB笔记学习单片机嵌入式硬件
自带原理图库的地址:"安装目录"\SPB_17.4\tools\capture\library自带封装库的地址:"安装目录"\SPB_17.4\share\pcb\pcb_lib\symbols常用的库:CAPSYM.OLB存放电源,地,输入输出口,标题栏等;CONNECTOR.OLB存放连接器,如HEADER,CON,AT62,RCA,JACK,等;DISCRETE.OLB存放常用的电子元件,如
- Cadence Allegro 学习框架
LIX_TR
Cadence学习记录笔记经验分享
CH1——封装库的管理制作焊盘:常规贴片、异性表贴、通孔焊盘制作封装:手工创建和自动创建表贴、插件、BGA等CH2——相关数据的导入导入结构图生成板框和布线区域网表的输出导入后台元器件的放置CH3——布局常用命令及设计熟悉布局的常用命令:Group、Move、对齐、替代封装、查询、测量、模块复用等Room的使用、设置布局环境、显示隐藏飞线、交互布局、输出封装库、更新焊盘封装等CH4——PCB阻抗与
- Cadence Allegro学习笔记【原理图篇】
honey ball
学习单片机嵌入式硬件人工智能算法
点击下图中的按钮可以打开3D预览模式按住shift和按鼠标中间可以旋转,单独按鼠标中间可以平移动cadence元器件属性摆放横竖模式切换:双击元器件后进入属性对话框,系统默认是横排显示,鼠标选中左侧框上面右击,出现如下对话框选择Pivot之后就变成了竖排,Crtl+鼠标滚轮可以对界面进行放大缩小完整工程的创建:工程文件.opj原理图文件.dsnPCB文件.brd元件库文件.olb有个小BUG,打开
- Cadence Allegro 学习笔记(已完成,笔记待补充)
LIX_TR
Cadence学习记录笔记
一、利用OrCAD绘制原理图二、PCB库部分(利用PadstackEditor制作焊盘+PCBEditor制作封装)三、PCBEditor操作的基本设置四、PCB布局部分整版Fanout(扇出----指引出一小段短线、打孔、绘制铜皮的操作)五、PCB布线部分六、PCB输出文件部分
- 利用MATLAB/Simulink仿真模型加速嵌入式控制系统的开发——以多学科融合的电机控制为例
初心不忘产学研
电机控制嵌入式算法开发matlab/simulink代码生成系统开发算法模型开发
电机控制涵盖了广泛的应用领域,从家用电器到工业设备,从电动汽车到航空航天,其重要性不言而喻。从过去到现在,再到未来,电机控制技术的发展经历了显著的变革,并持续推动着相关行业的进步。一、电机控制的过去在电机控制的早期阶段,主要依赖于简单的开关和继电器来实现基本的控制功能。这些传统的控制方法存在着精度低、稳定性差等问题。随着电子技术的不断发展,出现了基于模拟电路的电机控制器,如PWM(脉宽调制)控制器
- 嵌入式系统设计
return_lin0
stm32嵌入式硬件物联网单片机
加粗样式@TOC一.电路(模拟电路、数字电路、PCB设计)1.超级电容错误:加载主类com.intellij.idea.Main时出现LinkageErrorjava.lang.UnsupportedClassVersionError:com/intellij/idea/MainhasbeencompiledbyamorerecentversionoftheJavaRuntime(classfil
- Verilog和Verilog-A有什么区别
幻象空间的十三楼
ASM-HEMTIC-CAP器件建模器件学习IC-CAP软件学习ADS软件学习
Verilog和Verilog-A都是硬件描述语言,用于设计和仿真电子系统。Verilog是一种硬件描述语言,广泛用于数字电路的设计、验证和仿真。它是一种结构化的语言,用于描述数字电路的行为和结构。Verilog可用于编写数字逻辑、寄存器传输级(RTL)设计、门级电路和系统级设计。Verilog-A是Verilog的扩展,专门用于建模和仿真模拟电路。它提供了描述和仿真模拟电路的能力,包括模拟器件、
- 时钟信号和复位信号的来源
Followex
SoC/ASIC设计原理#lintSpyGlassCDCQuesta_CDC单片机嵌入式硬件
数字的总体复位信号来源于数字电路的电源VDD。模拟电路中有一个电压比较器,它包含一个阈值,当VDD上升到超过该阈值时,复位信号就拉高,否则就是低电平。假设VDD为1.8V,并且比较器的阈值为1.2V,当电压未升至1.2V之前时,复位信号为为0,当高于1.2V时复位信号为1。复位信号在模拟电路中常被称作POR(PowerOnReset),即上电时产生的复位信号。复位信号在数字电路中常写作rst_n,
- EENG 34050/EENG VLSI Design
nicename5
开发语言
VLSIDesignEENG34050/EENGM40501Preamble1.1IntendedLearningObjectives&OutcomesLearningObjectives·TointroducetheusertotheCadencedesignenvironmentandtheVirtuosotoolset·Tointroducedigitalfull-customdesignp
- 【原理图PCB专题】Allegro报封装Name is too long
阳光宅男@李光熠
原理图与PCB专题硬件经验分享
在安装完成Cadence17.4版本后,在首次导入网表时发现PCB报了一些错误,就是名称太长#1ERROR(SPMHNI-189):Nameistoolong…ERROR(SPMHNI-189):Problemswiththenameofdevice‘MT48LC2M32B2B5-6_SDRAMTSOP86_MT48LC2M32B2B5-6’:‘Nameistoolong.’.报错类型:DRC报错
- 【原理图PCB专题】Cadence17.4版本新增加的Cutout和Design_Outline层有什么用?
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在Cadence17.4版本中我们发现在BoardGeometry下面多出了Cutout和Design_Outline两层,其实这两层在高版本的软件中都做为板框使用。如下所示在输出光绘时,如果没有将Cutout和Desing_Outline两层加入,还是使用16版本的Outline来定义板框的话,在出光绘时会提示:WARNIGN...DESIGN_OUTLINEandCUTOUTarethepre
- 【原理图PCB专题】Cadence17.4 PCB位号重排与反标
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在文章:【原理图专题】Cadence16.6如何把PCB元件位号重排并反标到原理图中我们讲到了Cadence16.6版本对原理图进行反标的操作。对于反标之前我们是通过如下所示的绘制流程来讲的,一般在首板或是大改板操作器件里有很多不同的很大的位号,这时我们可以通过Backannotate功能对PCB上的器件位号进行有规律的重排,然后导出对应的变更点到原理图中更新位号。这样操作的方式不仅方便焊接时的查
- cadence17.2打开低版本工程或封装的方法。
weixin_40333655
嵌入式开发
转载自allegrocadence17.2批量更新旧版文件AllegroPCBDesigner17.2如何打开旧版本.brd文件我使用下面的方法,Dbdoctorcheck后提示failed。原因是我未将cadence的路径添加到系统环境变量下。如图添加之后,使用Dbdoctor就好了。最近在学Allegro画板子,用的是于博士的视频,视频配套的软件是15.6版本,我电脑装的是吴川斌老师Caden
- Cadence应用映射网络驱动中的元件绘制PCB,导入网表时的一些错误及解决方法
qq_41752861
AllegroCadenceNetlist硬件工程
本人是cadence软件初学者,使用软件版本为17.2-2016,且使用的元件库在映射网络驱动器中,在导入网表的时遇到了一些问题,在此做些记录,希望能够帮助到和我遇到同样问题的小伙伴们。问题一:导入网表时,只有warning:“***notfoundinPSMPATHormustbe‘dbdoctor’ed.”,没有报错,如下:但在PCB放置元件时出现了报错:“cannotloadsymbol**
- Cadence Allegro 17.4 PCB DB Doctor使用
issta
Cadencewindows
CadenceAllegro17.4PCBDBDoctor使用打开老版本的pad文件时,提示:使用DBDoctor解决此问题1:打开软件2:打开后的界面3:选择原始文件和输出文件4:路径及名称设置完毕:5:点击Check按钮,完成转换6:使用转换后的文件完成您的设计即可,Enjoy~
- Cadence 17.4系列中,通过Padstack Editer创建焊盘后,PCB Designer无法识别的问题
haputa�
Cadence
我们通过PadstackEditer创建后,会把焊盘安放在自己指定的目录中,以便下次使用,这样就会产生一个问题,在PCBDesigner的Path中没有更新该焊盘所在的路径,导致Layout->pin后,在Option的Padstack中找不到自己创建的焊盘。那么,我们需要手动去添加Path,以使软件检测到该焊盘的位置。具体如下:在这里把自己创建的Pad路径添加进来即可。关联错误提示:(SPMHA
- 【嵌入式开发】29
少年郎123456
单片机嵌入式硬件stm32
【嵌入式开发】PWM定义PWM是一种模拟控制方式,根据相应载荷的变化来调制晶体管基极或MOS管栅极的偏置,来实现晶体管或MOS管导通时间的改变,从而实现开关稳压电源输出的改变。这种方式能使电源的输出电压在工作条件变化时保持恒定,是利用微处理器的数字信号对模拟电路进行控制的一种非常有效的技术。工作原理PWM控制技术主要是对脉冲的宽度进行调制的技术,即通过对一系列脉冲的宽度进行调制,来等效地获得所需要
- Design of a CMOS Comparator with Hysteresis in Cadence
家琛的水笔
Therearemanytypesofcomparators,inthisexampleacomparatorwithhysteresisisanalyzedandsimulated.image.pngWhatisthefunctionofhysteresisinacomparator?Byusingthethresholdwecanreducetheglitchesontheoutputcaus
- STA | 什么是静态时序分析?
准备钟
STA静态时序分析基础STA芯片设计数字后端
1.时序分析消费电子芯片的性能在不断提升。例如大家所熟知的手机芯片和电脑芯片,每年都在更新。要实现芯片性能的提升,在芯片设计中必须用到的技术是时序分析。时序分析技术使工程师在芯片设计过程中就能够估算芯片的性能。不仅如此,时序分析技术还涉及到芯片能否正常工作。这么厉害的技术是如何实现的呢?2.动态时序分析容易想到的时序分析技术就是针对芯片电路进行时序的模拟仿真。也就是,模拟电路在实际运行时的行为,考
- ncverilog仿真的基础脚本
罐头说
NCSimNC-SIM为Cadence公司之VHDL与Verilog混合模拟的模拟器(simulator),可以帮助IC设计者验证及模拟其所用VHDL与Verilog混合计设的IC功能.NC-Verilog为Cadence公司之Verilog硬体描述语言模拟器(simulator),可以帮助IC设计者验证及模拟所设计IC的功能.使用NC-Verilog软体,使用者必须使用Verilog硬体描述语言
- LeetCode[Math] - #66 Plus One
Cwind
javaLeetCode题解AlgorithmMath
原题链接:#66 Plus One
要求:
给定一个用数字数组表示的非负整数,如num1 = {1, 2, 3, 9}, num2 = {9, 9}等,给这个数加上1。
注意:
1. 数字的较高位存在数组的头上,即num1表示数字1239
2. 每一位(数组中的每个元素)的取值范围为0~9
难度:简单
分析:
题目比较简单,只须从数组
- JQuery中$.ajax()方法参数详解
AILIKES
JavaScriptjsonpjqueryAjaxjson
url: 要求为String类型的参数,(默认为当前页地址)发送请求的地址。
type: 要求为String类型的参数,请求方式(post或get)默认为get。注意其他http请求方法,例如put和 delete也可以使用,但仅部分浏览器支持。
timeout: 要求为Number类型的参数,设置请求超时时间(毫秒)。此设置将覆盖$.ajaxSetup()方法的全局
- JConsole & JVisualVM远程监视Webphere服务器JVM
Kai_Ge
JVisualVMJConsoleWebphere
JConsole是JDK里自带的一个工具,可以监测Java程序运行时所有对象的申请、释放等动作,将内存管理的所有信息进行统计、分析、可视化。我们可以根据这些信息判断程序是否有内存泄漏问题。
使用JConsole工具来分析WAS的JVM问题,需要进行相关的配置。
首先我们看WAS服务器端的配置.
1、登录was控制台https://10.4.119.18
- 自定义annotation
120153216
annotation
Java annotation 自定义注释@interface的用法 一、什么是注释
说起注释,得先提一提什么是元数据(metadata)。所谓元数据就是数据的数据。也就是说,元数据是描述数据的。就象数据表中的字段一样,每个字段描述了这个字段下的数据的含义。而J2SE5.0中提供的注释就是java源代码的元数据,也就是说注释是描述java源
- CentOS 5/6.X 使用 EPEL YUM源
2002wmj
centos
CentOS 6.X 安装使用EPEL YUM源1. 查看操作系统版本[root@node1 ~]# uname -a Linux node1.test.com 2.6.32-358.el6.x86_64 #1 SMP Fri Feb 22 00:31:26 UTC 2013 x86_64 x86_64 x86_64 GNU/Linux [root@node1 ~]#
- 在SQLSERVER中查找缺失和无用的索引SQL
357029540
SQL Server
--缺失的索引
SELECT avg_total_user_cost * avg_user_impact * ( user_scans + user_seeks ) AS PossibleImprovement ,
last_user_seek ,
 
- Spring3 MVC 笔记(二) —json+rest优化
7454103
Spring3 MVC
接上次的 spring mvc 注解的一些详细信息!
其实也是一些个人的学习笔记 呵呵!
- 替换“\”的时候报错Unexpected internal error near index 1 \ ^
adminjun
java“\替换”
发现还是有些东西没有刻子脑子里,,过段时间就没什么概念了,所以贴出来...以免再忘...
在拆分字符串时遇到通过 \ 来拆分,可是用所以想通过转义 \\ 来拆分的时候会报异常
public class Main {
/*
- POJ 1035 Spell checker(哈希表)
aijuans
暴力求解--哈希表
/*
题意:输入字典,然后输入单词,判断字典中是否出现过该单词,或者是否进行删除、添加、替换操作,如果是,则输出对应的字典中的单词
要求按照输入时候的排名输出
题解:建立两个哈希表。一个存储字典和输入字典中单词的排名,一个进行最后输出的判重
*/
#include <iostream>
//#define
using namespace std;
const int HASH =
- 通过原型实现javascript Array的去重、最大值和最小值
ayaoxinchao
JavaScriptarrayprototype
用原型函数(prototype)可以定义一些很方便的自定义函数,实现各种自定义功能。本次主要是实现了Array的去重、获取最大值和最小值。
实现代码如下:
<script type="text/javascript">
Array.prototype.unique = function() {
var a = {};
var le
- UIWebView实现https双向认证请求
bewithme
UIWebViewhttpsObjective-C
什么是HTTPS双向认证我已在先前的博文 ASIHTTPRequest实现https双向认证请求
中有讲述,不理解的读者可以先复习一下。本文是用UIWebView来实现对需要客户端证书验证的服务请求,网上有些文章中有涉及到此内容,但都只言片语,没有讲完全,更没有完整的代码,让人困扰不已。但是此知
- NoSQL数据库之Redis数据库管理(Redis高级应用之事务处理、持久化操作、pub_sub、虚拟内存)
bijian1013
redis数据库NoSQL
3.事务处理
Redis对事务的支持目前不比较简单。Redis只能保证一个client发起的事务中的命令可以连续的执行,而中间不会插入其他client的命令。当一个client在一个连接中发出multi命令时,这个连接会进入一个事务上下文,该连接后续的命令不会立即执行,而是先放到一个队列中,当执行exec命令时,redis会顺序的执行队列中
- 各数据库分页sql备忘
bingyingao
oraclesql分页
ORACLE
下面这个效率很低
SELECT * FROM ( SELECT A.*, ROWNUM RN FROM (SELECT * FROM IPAY_RCD_FS_RETURN order by id desc) A ) WHERE RN <20;
下面这个效率很高
SELECT A.*, ROWNUM RN FROM (SELECT * FROM IPAY_RCD_
- 【Scala七】Scala核心一:函数
bit1129
scala
1. 如果函数体只有一行代码,则可以不用写{},比如
def print(x: Int) = println(x)
一行上的多条语句用分号隔开,则只有第一句属于方法体,例如
def printWithValue(x: Int) : String= println(x); "ABC"
上面的代码报错,因为,printWithValue的方法
- 了解GHC的factorial编译过程
bookjovi
haskell
GHC相对其他主流语言的编译器或解释器还是比较复杂的,一部分原因是haskell本身的设计就不易于实现compiler,如lazy特性,static typed,类型推导等。
关于GHC的内部实现有篇文章说的挺好,这里,文中在RTS一节中详细说了haskell的concurrent实现,里面提到了green thread,如果熟悉Go语言的话就会发现,ghc的concurrent实现和Go有点类
- Java-Collections Framework学习与总结-LinkedHashMap
BrokenDreams
LinkedHashMap
前面总结了java.util.HashMap,了解了其内部由散列表实现,每个桶内是一个单向链表。那有没有双向链表的实现呢?双向链表的实现会具备什么特性呢?来看一下HashMap的一个子类——java.util.LinkedHashMap。
- 读《研磨设计模式》-代码笔记-抽象工厂模式-Abstract Factory
bylijinnan
abstract
声明: 本文只为方便我个人查阅和理解,详细的分析以及源代码请移步 原作者的博客http://chjavach.iteye.com/
package design.pattern;
/*
* Abstract Factory Pattern
* 抽象工厂模式的目的是:
* 通过在抽象工厂里面定义一组产品接口,方便地切换“产品簇”
* 这些接口是相关或者相依赖的
- 压暗面部高光
cherishLC
PS
方法一、压暗高光&重新着色
当皮肤很油又使用闪光灯时,很容易在面部形成高光区域。
下面讲一下我今天处理高光区域的心得:
皮肤可以分为纹理和色彩两个属性。其中纹理主要由亮度通道(Lab模式的L通道)决定,色彩则由a、b通道确定。
处理思路为在保持高光区域纹理的情况下,对高光区域着色。具体步骤为:降低高光区域的整体的亮度,再进行着色。
如果想简化步骤,可以只进行着色(参看下面的步骤1
- Java VisualVM监控远程JVM
crabdave
visualvm
Java VisualVM监控远程JVM
JDK1.6开始自带的VisualVM就是不错的监控工具.
这个工具就在JAVA_HOME\bin\目录下的jvisualvm.exe, 双击这个文件就能看到界面
通过JMX连接远程机器, 需要经过下面的配置:
1. 修改远程机器JDK配置文件 (我这里远程机器是linux).
 
- Saiku去掉登录模块
daizj
saiku登录olapBI
1、修改applicationContext-saiku-webapp.xml
<security:intercept-url pattern="/rest/**" access="IS_AUTHENTICATED_ANONYMOUSLY" />
<security:intercept-url pattern=&qu
- 浅析 Flex中的Focus
dsjt
htmlFlexFlash
关键字:focus、 setFocus、 IFocusManager、KeyboardEvent
焦点、设置焦点、获得焦点、键盘事件
一、无焦点的困扰——组件监听不到键盘事件
原因:只有获得焦点的组件(确切说是InteractiveObject)才能监听到键盘事件的目标阶段;键盘事件(flash.events.KeyboardEvent)参与冒泡阶段,所以焦点组件的父项(以及它爸
- Yii全局函数使用
dcj3sjt126com
yii
由于YII致力于完美的整合第三方库,它并没有定义任何全局函数。yii中的每一个应用都需要全类别和对象范围。例如,Yii::app()->user;Yii::app()->params['name'];等等。我们可以自行设定全局函数,使得代码看起来更加简洁易用。(原文地址)
我们可以保存在globals.php在protected目录下。然后,在入口脚本index.php的,我们包括在
- 设计模式之单例模式二(解决无序写入的问题)
come_for_dream
单例模式volatile乱序执行双重检验锁
在上篇文章中我们使用了双重检验锁的方式避免懒汉式单例模式下由于多线程造成的实例被多次创建的问题,但是因为由于JVM为了使得处理器内部的运算单元能充分利用,处理器可能会对输入代码进行乱序执行(Out Of Order Execute)优化,处理器会在计算之后将乱序执行的结果进行重组,保证该
- 程序员从初级到高级的蜕变
gcq511120594
框架工作PHPandroidhtml5
软件开发是一个奇怪的行业,市场远远供不应求。这是一个已经存在多年的问题,而且随着时间的流逝,愈演愈烈。
我们严重缺乏能够满足需求的人才。这个行业相当年轻。大多数软件项目是失败的。几乎所有的项目都会超出预算。我们解决问题的最佳指导方针可以归结为——“用一些通用方法去解决问题,当然这些方法常常不管用,于是,唯一能做的就是不断地尝试,逐个看看是否奏效”。
现在我们把淫浸代码时间超过3年的开发人员称为
- Reverse Linked List
hcx2013
list
Reverse a singly linked list.
/**
* Definition for singly-linked list.
* public class ListNode {
* int val;
* ListNode next;
* ListNode(int x) { val = x; }
* }
*/
p
- Spring4.1新特性——数据库集成测试
jinnianshilongnian
spring 4.1
目录
Spring4.1新特性——综述
Spring4.1新特性——Spring核心部分及其他
Spring4.1新特性——Spring缓存框架增强
Spring4.1新特性——异步调用和事件机制的异常处理
Spring4.1新特性——数据库集成测试脚本初始化
Spring4.1新特性——Spring MVC增强
Spring4.1新特性——页面自动化测试框架Spring MVC T
- C# Ajax上传图片同时生成微缩图(附Demo)
liyonghui160com
1.Ajax无刷新上传图片,详情请阅我的这篇文章。(jquery + c# ashx)
2.C#位图处理 System.Drawing。
3.最新demo支持IE7,IE8,Fir
- Java list三种遍历方法性能比较
pda158
java
从c/c++语言转向java开发,学习java语言list遍历的三种方法,顺便测试各种遍历方法的性能,测试方法为在ArrayList中插入1千万条记录,然后遍历ArrayList,发现了一个奇怪的现象,测试代码例如以下:
package com.hisense.tiger.list;
import java.util.ArrayList;
import java.util.Iterator;
- 300个涵盖IT各方面的免费资源(上)——商业与市场篇
shoothao
seo商业与市场IT资源免费资源
A.网站模板+logo+服务器主机+发票生成
HTML5 UP:响应式的HTML5和CSS3网站模板。
Bootswatch:免费的Bootstrap主题。
Templated:收集了845个免费的CSS和HTML5网站模板。
Wordpress.org|Wordpress.com:可免费创建你的新网站。
Strikingly:关注领域中免费无限的移动优
- localStorage、sessionStorage
uule
localStorage
W3School 例子
HTML5 提供了两种在客户端存储数据的新方法:
localStorage - 没有时间限制的数据存储
sessionStorage - 针对一个 session 的数据存储
之前,这些都是由 cookie 完成的。但是 cookie 不适合大量数据的存储,因为它们由每个对服务器的请求来传递,这使得 cookie 速度很慢而且效率也不