EMBEDDED_driver_nandflash_&_FPGA_8_15

CPLD了解

 

K9F8XXXUXX 驱动,识别id

 

VHDL+Xilinx ISE+ModelSim

 

Testbench波形源文件

 

Simulate Behavioral Model

 

Simulate Pose-Translate VHDL Model

 

Simulate Post-Map VHDL Model

 

Simulate Post-Place&Route VHDL Model

 

VHDL基于Xilinx ISE&ModelSim<上机手册>

 

1.ISE软件运行及ModelSim配置

 

2.创建一个新工程

 

3.创建一个VHDL源文件框架

 

4.利用计数器模拟向导生成设计

 

5.仿真

 

6.创建Testbench波形源文件

 

7.设置输入仿真波形

 

8.调用ModelSim进行仿真简介

 

9.调用ModelSim进行行为仿真(Simulate Behavioral Model)

 

10.转换后仿真(Simulate Pose-Translate VHDL Model)

 

11.调用ModelSim进行映射后仿真(Simlate Post-Map VHDL Model)

 

12.布局布线后的仿真(Simulate Post-Place&Route VHDL Model)

 

状态机编写-三段式(便于修改和理解)

 

综合电路状态与data输出同步

 

复位同步

 

综合 2个always模块 1个变量被赋值(ISE的XST-会有问题)

 

设计文档->讨论->code

(解决问题)

 

添加IP核->顶层"例化文件"

你可能感兴趣的:(文档,框架)