logisim实现加法器 2.CLA

————————————构建十六位先行进位加法器(16bit CLA)————————————

构建方案:

1.完成4bitCLU的构建后,使用logisim提供的串行加法器FA与4bitCLU构建一个4bitCLA

2.用4个4bitCLA通过组间并行的方式构建16bitCLA

构建过程:

1.调整4bitCLU,在其中增加【支持组间并联】的Gg、Pg输出端
输出端  Pg=P4   ∙ P3 ∙ P2   ∙ P1
输出端  Gg=G4   + P4   ∙ G3   +P4  ∙ P3   ∙ G2   + P4   ∙ P3   ∙P2   ∙ G1

(推导过程略)

调整后的CLU电路

logisim实现加法器 2.CLA_第1张图片

 2.4个1bitFA 与 4bitCLU 构建 带支持组间并联输出端的 4bitCLA

logisim实现加法器 2.CLA_第2张图片

 

 3.用4个4bitCLA通过组间并行的方式构建16bitCLA

电路原理图

logisim实现加法器 2.CLA_第3张图片

 实现电路

logisim实现加法器 2.CLA_第4张图片

 

你可能感兴趣的:(数字逻辑与计算机组成,其他)