【系统分析师之路】计算机组成原理章节错题集锦

【系统分析师之路】计算机组成原理章节错题集锦

【系分章节错题集第01题:红色】
01.在计算机系统中,对构成内存的半导体存储器进行自检的方法有许多种,其中对( )一般采用对其内容求累加和进行自检的方法。
A.ROM
B.DRAM
C.SDRAM
D.DDR SDRAM

解答:答案选择A。
一般来讲,RAM类存储器通过写入0xAA,0x55等数字再读出的方式进行自检;
ROM类存储器通过累加和校验进行自检。

【系分章节错题集第02题:红色】
02.假定求浮点数平方根(FPSQR)的操作在某台机器上的一个基准测试程序中占总执行时间的20%,FP运算指令所用时间占总执行时间的50%。采用两种优化FPSQR的方法,第一种方法是增加专门的FPSQR硬件,可以将FPSQR的操作速度提髙为原来的10倍;第二种方法是提髙所有FP(浮点)运算指令的执行速度到原来的1.6倍,从而提高求浮点数平方根操作的速度。可以通过计算这两种方法对基准测试程序的加速比来比较这两种方法的优劣。以下叙述正确的是( ) 。
A.第一种方法的加速比是1.23,效果较好
B.第二种方法的加速比是1.23,效果较好
C.第一种方法的加速比是1.22,效果较好
D.第二种方法的加速比是1.22,效果较好

解答:答案选择B。此题重点关注,考察的是阿姆达尔定律。
通过改进计算机的某一部分(部件)的性能,使得计算机整体性能得以提高,可以采用Amdahl(阿姆达尔)定律定义的加速比来进行定量分析。 加速比=不使用增强措施时完成整个任务的时间/使用增强措施时完成整个任务的时间,或者,加速比=使用增强措施时完成整个任务的性能/不使用増强措施时完成整个任务的性能。 加速比主要取决于两个因素:第一,在原计算机上,能被改进增强的部分在总执行时间中所占的比例:第二,整个计算机采用了增强措施执行时,增强部分的执行效率提高的程度。 根据计算结果,采用提高所有浮点指令性能的总体效果要好一些,因为该程序中浮点操作所占的比重较大。
【系统分析师之路】计算机组成原理章节错题集锦_第1张图片

【系分章节错题集第03题:红色】
03.若计算机采用CRC进行差错校验,生成多项式为G(X)=X4+X+1,信息字为10110,则CRC校验码是( )。
A.0000
B.0100
C.0010
D.1111

解答:答案选择D。
CRC即循环冗余校验码(Cyclic Redundancy Check)是数据通信领域中最常用的一种差错校验码,其特征是信息字段和校验字段的长度可以任意选定。 在CRC校验方法中,进行多项式除法(模2除法)运算后的余数为校验字段。 信息字为10110,对应的多项式M(x)=x4+x2+x,生成多项式为G(X)=X4+X+1,对应的代码为10011。 校验码计算过程为:先将信息码左移4位(生成码长-1),得到101100000,然后反复进行异或运算(即除数和被除数最高位对齐,按位异或),如下所示: 10110⊕10011 = 00101,00101 左移两位得到 10100再与 10011 异或; 10110⊕10011 = 00101,00101 左移两位得到 10100再与 10011 异或; 11100⊕10011 = 01111,其结果iCRC 校验码,即余数 1111。

【系分章节错题集第04题:红色】
04.使用多处理机系统的主要目的是实现( )代码的并行性。
A.操作级和指令级
B.指令级和作业级
C.作业级和任务级
D.任务级和指令级

解答:答案选择C。
广义上说,使用多台计算机协同工作来完成所要求的任务的计算机系统都是多处理机系统。传统的狭义多处理机系统是指利用系统内的多个CPU并行执行用户多个程序,以提高系统的吞吐量或用来进行冗余操作以提高系统的可靠性。程序级的并行,属于作业级和任务级。

【系分章节错题集第05题:红色】
05.某计算机系统的可靠性结构如下所示,若所构成系统的每个部件的可靠度分别为R1、R2、R3和R4,则该系统的可靠度为( )。
在这里插入图片描述
A.(1-( R1+R2)R3)+R4
B.(1-(1-R1R2)(1-R3))R4
C.(1-R1R2)(1-R3)R4
D.(1-R1)(1-R2)R3(1-R4)

解答:答案选择B。此题不该做错的。
由子系统构成串联系统时,其中任何一个子系统失效就使整个系统失效,其可靠度等于各子系统可靠度的乘积;构成并联系统时,只要有一个子系统正常工作,系统就能正常工作。 设每个子系统的可靠性分别以R1R2,…,RN表示,则整个系统用串联方式构造时的可靠度为R=R1×R2…×…RN,整个系统用并联方式构造时的可靠度为R=1-(1-R1)(1-R2)…(1-RN)。 题图中,R1,R2是串联关系,其可靠度为R1×R2,R3与R1、R2并联后再与R4串联,因此整个系统的可靠度为(1-(1-R1R2)(1-R3))R4。

【系分章节错题集第06题:黄色】
06.以下关于CPU和GPU的叙述中,错误的是( )。
A.CPU适合于需要处理各种不同的数据类型、大量的分支跳转及中断等场合
B.CPU利用较高的主频、高速缓存(Cache)和分支预测等技术来执行指令
C.GPU采用MISD(Multiple Instruction Single Data)并行计算架构
D.GPU的特点是比CPU包含更多的计算单元和更简单的控制单元

解答:答案选择C。蒙对。
CPU需要很强的通用性来处理各种不同的数据类型,同时又要逻辑判断又会引入大量的分支跳转和中断的处理。这些都使得CPU的内部结构异常复杂。而GPU面对的则是类型高度统一的、相互无依赖的大规模数据和不需要被打断的纯净的计算环境。GPU是一种SIMD(Single Instruction Multiple Data)架构。MISD纯粹是一种理论模型,并没有实际意义。

【系分章节错题集第07题:黄色】
07.在Cache-主存两级存储体系中,关于Cache的叙述,错误的是( )。
A.Cache设计的主要目标是在成本允许的情况下达到较高的命中率,使存储系统具有最短的平均访问时间
B.Cache设计的一个重要原则是在争取获得较快的存取速度和花费较低的存储成本之间达到合理的折衷
C.除了Cache容量和块的大小,地址相联方式和替换策略也会影响Cache的命中率
D.在速度要求较高的场合采用直接映像,在速度要求较低的场合采用组相联或全相联

解答:答案选择D。
为解决高速CPU与低速内存之间的速度差异,最经济、有效的方法是在两者之间插入容量不大但操作速度很高的存储器髙速缓存(Cache),起到缓冲作用,使CPU既可以以较快速度存取Cache中的数据,又不使系统成本过高。 与主存相比,Cache的容量很小,它保存的只是一部分主存内容的一个副本,且Cache与主存的数据交换是以块为单位。 地址映射即是应用某种方法把主存地址定位到Cache中,有全相联方式、直接方式和组相联方式三种方式。
1.全相联映射方式。
这是一种最简单而又直接的映射方法,指主存中每个块只能映射到Cache的一个特定的块。在该方法中,Cache块地址j和主存块地址i的关系为: j=i mod Cb 其中Cb是Cache的块数。这样,整个Cache地址与主存地址的低位部分完全相同。
全相联映射的优点是块冲突概率低:其缺点是访问速度慢,并且成本太高。
2.直接映射方式。
这种映射方式允许主存的每一块信息可以存到Cache的任何一个块空间,也允许从已被占满的Cache中替换掉任何一块信息。
直接映射法的优点是所需硬件简单,只需要容量较小的按地址访问的区号标志表存储器和少量比较电路;
缺点是Cache块冲突概率较高,只要有两个或两个以上经常使用的块恰好被映射到Cache中的同一个块位置时,就会使Cache命中率急剧下降。
3.组相联映射方式。
这种方式是前两种方式的折衷方案。这种映射方式在组间是直接映射,而组内是全相联映射,其性能和复杂性介于直接映射和全相联映射之间。 CPU在访问内存时,首先判断所要访问的内容是否在Cache中,如果在,就称为“命中”,此时CPU直接从Cache中调用该内容;否则,就称为“不命中”。一般来说,Cache的存储容量比主存的容量小得多,但不能太小,太小会使命中率太低;也没有必要过大,过大不仅会增加成本,而且当容量超过一定值后,命中率随容量的增加将不会有明显地增长。

【系分章节错题集第08题:黄色】
08.按照Cache地址映像的块冲突概率,从高到低排列的是( )。
A.全相联映像→直接映像→组相联映像
B.直接映像→组相联映像→全相联映像
C.组相联映像→全相联映像→直接映像
D.直接映像→全相联映像→组相联映像

解答:答案选择B。直接的冲突高。
直接映像是指在进行映像的工作时,规定各区中的某一信息块只能映像到Cache中的一个固定的信息块中,即主存中的第0块映像到Cache的第0个块,第1块映像到Cache 的第1块,以此类推。 全相联映像是指主存中的每一个字块可映像到Cache任何一个字块位置上。 组相联映像方式是直接映像和全相联映像的一种折衷方案。这种方法将存储空间分为若干组,各组之间是直接映像,而组内各块之间则是全相联映像。 显然,进行地址映像时,直接映像方式下冲突概率最高,全相联映像方式下冲突概率最低。

【系分章节错题集第09题:红色】
09.某浮点数格式如下:7位阶码(包含一个符号位),9位尾数(包含一个符号位)。若阶码用移码、尾数用规格化的补码表示,则浮点数所能表示数的范围是( )。
A. -2的63次方~(1-2次方-8)×2次方63
B. -2的64次方~(1-2-7)×2的64次方
C. -(1-2的-8次方)×2的63次方~2的63次方
D.-(1-2的-7次方)×2的64次方~(1-2-8)×2的63次方

解答:答案选择A。
用浮点格式表示数N时,形式为:N=2E×F,其中E称为阶码,F为尾数。 如果浮点数的阶码(包括1位阶符)用R位的移码表示,尾数(包括1位数符)用M位的补码表示,则这种浮点数所能表示的数值范围如下。
在这里插入图片描述

【系分章节错题集第10题:黄色】
10.执行CPU指令时,在一个指令周期的过程中,首先需从内存读取要执行的指令,此时先要将指令的地址即( )的内容送到地址总线上。
A.指令寄存器(IR)
B.通用寄存器(GR)
C.程序计数器(PC)
D.状态寄存器 (PSW)

解答:答案选择C。蒙对。
选项A指令寄存器用来存放从内存中读取的指令。选项B通用寄存器可用于传送和暂存数据,也可参与算术逻辑运算,并保存运算结果。
选项C程序计数器是用于存放下一条指令所在单元的地址。 当执行一条指令时,首先需要根据PC中存放的指令地址,将指令由内存取到指令寄存器中,即将程序计数器PC中的内容送到地址总线上,此过程称为“取指令”。与此同时,PC中的地址或自动加1或由转移指针给出下一条指令的地址。此后经过分析指令,执行指令。完成第一条指令的执行,而后根据PC取出第二条指令的地址,如此循环,执行每一条指令。
选项D状态寄存器用于存放状态标志与控制标志如,中断标志、溢出标志。

【系分章节错题集第11题:黄色】
11.计算机系统是一个硬件和软件综合体,位于硬联逻辑层上面的微程序是用微指令编写的。以下叙述中,正确的是( )。
A.微程序一般由硬件执行
B.微程序一般是由操作系统来调度和执行
C.微程序一般用高级语言构造的编译器翻译后来执行
D.微程序一般用高级语言构造的解释器件来解释执行

解答:答案选择A。蒙对。
【系统分析师之路】计算机组成原理章节错题集锦_第2张图片
计算机系统是一个硬件和软件的综合体,可以把它看作是按功能划分的多级层次结构,如图所示。这种结构的划分,有利于正确理解计算机系统的工作过程,明确软件、硬件在系统中的地位和作用。
1.硬联逻辑级
这是计算机的内核,由门、触发器等逻辑电路组成。
2.微程序级
这一级的机器语言是微指令集,程序员用微指令编写的微程序一般直接由硬件执行。
3.传统机器级
这一级的机器语言是该机的指令集,程序员用机器指令编写的程序可以由微程序进行解释。
4.操作系统级
从操作系统的基本功能来看,一方面它要直接管理传统机器中的软硬件资源,另一方面它又是传统机器的延伸。
5.汇编语言级
这一级的机器语言是汇编语言,完成汇编语言翻译的程序称为汇编程序。
6.高级语言级
这一级的机器语言就是各种高级语言,通常用编译程序来完成高级语言翻译的工作。
7.应用语言级
这一级是为了使计算机满足某种用途而专门设计的,因此,这一级的机器语言就是各种面向问题的应用语言。

【系分章节错题集第12题:红色】
12.以下关于在I/O设备与主机间交换数据的叙述中,错误的是( )。
A.中断方式下,CPU需要执行程序来实现数据传送
B.中断方式和DMA方式下,CPU与I/O设备都可同步工作
C.中断方式和DMA方式相比,快速I/O设备更适合釆用中断方式传递数据
D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求

解答:答案选择C。
常用的I/O设备和CPU之间数据传送控制方式有4种,分别为程序直接控制方式、中断控制方式、DMA方式和通道方式。
1.程序直接控制方式和中断控制方式都只适用于简单的、外设很少的计算机系统,因为程序直接控制方式耗费大量的CPU时间,而且无法检测发现设备或其他硬件产生的错误,设备与CPU、设备与设备只能串行工作。中断控制方式虽然在某种程度上解决了上述问题,但由于中断次数多,因而CPU仍需要花费较多的时间处理中断,而且能够并行操作的设备台数也受到中断处理时间的限制,中断次数增多也导致数据丢失。
2.DMA方式和通道方式较好地解决了上述问题。这两种方式采用了外设和内存直接交换数据的方式。只有在一段数据传送结束时,才发出中断信号要求CPU做善后处理,从而大大减少了CPU的工作负担。DMA方式与通道控制方式的区别是,DMA方式要求CPU执行设备驱动程序来启动设备,给出存放数据的内存起始地址以及操作方式和传送字节长度等; 而通道控制方式则是在CPU发出I/O启动命令之后,由通道指令来完成这些工作。

【系分章节错题集第13题:黄色】
13.下列关于虚拟存储器的叙述中,正确的是()。
A.对应用程序员透明,对系统程序员不透明
B.对应用程序员不透明,对系统程序员透明
C.对应用程序员、系统程序员都不透明
D.对应用程序员、系统程序员都透明

解答:答案选择A。
所有的存储器设备按照一定的层次逻辑关系通过软硬件连接起来,并进行有效的管理,就形成了存储体系。一般计算机系统中主要有两种存储体系:Cache存储体系(由Cache和主存储器构成,主要目的是提高存储器访问速度)和虚拟存储体系(由主存储器和在线磁盘存储器构成,主要目的是扩大存储器容量)。其中Cache存储体系对系统程序员以上均透明,而虚拟存储体系对应用程序员透明,对系统程序员不透明。

【系分章节错题集第14题:红色】
14.Cache的替换算法中,( )算法计数器位数多,实现困难。
A.FIFO
B.LFU
C.LRU
D.RAND

解答:答案选择B。
FIFO(First In First Out)遵循先入先出原则,若当前Cache被填满,则替换最早进入Cache的那个块。它的优点是比较容易实现,能够利用主存储器中页面调度情况的历史信息,但是没有反映程序的局部性。因为最先调入主存的页面,很可能也是经常要使用的页面。
LFU(Lease Frequently Used)算法将访问次数最少的内容替换出Cache。显然,这是一种非常合理的算法,因为到目前为止最少使用的页面,很可能也是将来最少访问的页面。该算法既充分利用了主存中页面调度情况的历史信息,又正确反映了程序的局部性。但是,这种算法实现起来非常困难,它要为每个页面设置一个很长的计数器,并且要选择一个固定的时钟为每个计数器定时计数。在选择被替换页面时,要从所有计数器中找出一个计数值最大的计数器。
LRU(Least Recently Used)算法是将最近最少使用的内容替换出Cache。该算法把LFU算法中要记录数量上的“多”与“少”简化成判断“有”与“无”,因此,实现起来比较容易。
RAND算法(Random algorithm)。利用软件或硬件的随机数发生器来确定主存储器中被替换的页面。这种算法最简单,而且容易实现。但是,这种算法完全没有利用主存储器中页面调度情况的历史信息,也没有反映程序的局部性,所以命中率比较低。

【系分章节错题集第15题:红色】
15.流水线的吞吐率是指流水线在单位时间里所完成的任务数或输出的结果数。设某流水线有5段,有1段的时间为2ns ,另外4 段的每段时间为1ns,利用此流水线完成100个任务的吞吐率约为( )个/s 。
A.500 ×10的6次方
B.490×10的6次方
C.250×10的6次方
D.167×10的6次方

解答:答案选择B。不应该错。
此流水线上完成100个任务的时间为2+4+2*99=204ns,
完成100个任务的吞吐率为:(100/204)109=490106注意:1s=10的9次方ns。

【系分章节错题集第16题:黄色】
16.计算机系统中,( )方式是根据所访问的内容来决定要访问的存储单元,常用在(/)存储器中。
A.顺序存取
B.直接存取
C.随机存取
D.相联存取

解答:答案选择D。
按内容存取,是相联存储的最基本特点,Cache是一种非常经典的相联存储器。

【系分章节错题集第17题:红色】
17.DMA工作方式是在( )之间建立直接的数据通路。
A.CPU与外设
B.CPU与主存
C.主存与外设
D.外设与外设

解答:答案选择C。
DMA方式(Direct Memory Access,也称为成组数据传送方式),有时也称为直接内存操作。一个设备接口试图通过总线直接向另一个设备发送数据(一般是大批量的数据),它会先向CPU发送DMA请求信号,向CPU提出接管总线控制权的总线请求,CPU收到该信号后,在当前的总线周期结束后,会按DMA信号的优先级和提出DMA请求的先后顺序响应DMA信号。CPU对某个设备接口响应DMA请求时,会让出总线控制权,于是在DMA控制器的管理下,外设和存储器直接进行数据交换,而不需CPU干预。数据传送完毕后,设备接口会向CPU发送DMA结束信号,交还总线控制权。

【系分章节错题集第18题:红色】
18.某计算机系统采用集中式总线仲裁方式,各个主设备得到总线使用权的机会基本相等,则该系统采用的总线仲裁方式()。
①菊花链式查询方式
②计数器定时查询(轮询)方式
③独立请求方式
A.可能是③,不可能是①或②
B.可能是②或③,不可能是①
C.可能是②,不可能是①或③
D.可能是①、②或③

解答:答案选择B。
共享总线上允许有多个主设备和从设备,可能会有多个主设备同时要求使用总线的情况(执行操作都是由主设备发起的),为了防止总线竞争,共享总线上某一时刻只允许-个主设备使用总线。这就需要总线仲裁。集中式仲裁釆用一个中央总线仲裁器(总线控制器),由它来决定总线上同时提出使用请求的主设备谁可以获得总线使用权,主要有三种方案:菊花链式查询方式,计数器定时查询(轮询)方式和独立请求方式。 菊花链式查询方式中,设备的先后连接顺序决定了其优先级。而计数器定时查询(轮询)方式及独立请求方式中,可以做到各个主设备得到总线使用权的机会基本相等。

【系分章节错题集第19题:红色】
19.以下关于总线的说法中,正确的是( )。
A.串行总线适合近距离高速数据传输,但线间串扰会导致速率受限
B.并行总线适合长距离数据传输,易提高通信时钟频率来实现高速数据传输
C.单总线结构在一个总线上适应不同种类的设备,设计复杂导致性能降低
D.半双工总线只能在一个方向上传输信息

解答:答案选择C。
串行总线将数据一位一位传输,数据线只需要一根(如果支持双向需要2根),并行总线是将数据的多位同时传输(4位,8位,甚至64位,128位),显然,并行总线的传输速度快,在长距离情况下成本高,串行传输的速度慢,但是远距离传输时串行成本低。
单总线结构在一个总线上适应不同种类的设备,通用性强,但是无法达到高的性能要求,而专用总线则可以与连接设备实现最佳匹配。
半双工通信是指数据可以沿两个方向传送,但同一时刻一个半双工总线结构,信道只允许单方向传送,因此又被称为双向交替通信。

【系分章节错题集第20题:绿色】
20.计算机系统中,(/)方式是根据所访问的内容来决定要访问的存储单元,常在( )存储器中。
A.DRAM
B.Cache
C.EEPROM
D.CD-ROM

解答:答案选择B。
按内容存取,是相联存储的最基本特点,Cache是一种非常经典的相联存储器。

【系分章节错题集第21题:黄色】
21.某4级流水线如下图所示,若每3△t向该流水线输入一个任务,连续输入4个,则该流水线的加速比为( )。
在这里插入图片描述
A.4
B.1.75
C.1.5
D.1

解答:答案选择B。此题不该错。送分题。
流水线的加速比定义如下:为完成一批任务,不使用流水线所用的时间与使用流水线所用的时间之比称为流水线的加速比。 因此,该流水线的加速比为28△t:16△t,即7:4=1.75。

【系分章节错题集第22题:黄色】
22.以下关于程序访问局部性原理的叙述,错误的是( )。
A.程序访问具有时间局部性,即最近将要用的信息很可能是正在使用的信息
B.程序访问具有空间局部性,即最近将要用的信息很可能与正在使用的信息在存储空间上是相邻的
C.程序访问局部性是构成层次结构的存储系统的主要依据
D.程序访问局部性是确定存储系统的性能指标(命中率、平均访问时间、访问效率等)的主要依据

解答:答案选择D。蒙对。
程序访问的局部性原理包含两方面的含义:一是时间局部性,指程序在最近的未来要用到的信息可能是现在正在使用的信息;二是空间局部性,指最近的未来要用到的信息与现在正在使用的信息很可能在空间上是相邻的或相近的,这是因为程序中大多数指令是顺序存放且顺序执行的,数据一般也是聚簇存储在一起的。
程序访问局部性原理是存储层次得以构成和管理的主要依据。根据该原理,可以把空间位置相临近的信息作为一 “块”放到容量最小的第一级存储器Ml中,在最近未来的一段时间内多次连续访存很可能都在Ml的同一 “块”中,从而使整个存储系统的访问速度接近于Ml的速度。

【系分章节错题集第23题:红色】
23.关于大规模并行处理器MPP,以下说法不正确的是()。
A.大多数MPP系统使用标准的CPU作为它们的处理器
B.其互连网络通常采用商用的以太网实现
C.是一种异步的分布式存储器结构的MIMD系统
D.使用特殊的硬件和软件来监控系统、检测错误并从错误中平滑地恢复

解答:答案选择B。
大规模并行处理MPP(Massively Parallel Processing)系统是指使用专用通信网络构成的大型多机系统。每个节点都是一个完全独立的计算机,节点间采用分布式存储器结构,节点间通信采用消息机制,可包容多处理器系统。
大多数MPP系统使用标准的CPU作为它们的处理器,常用的有Intel Pentium系列、Sun UltraSPARC和IBM PowerPC等。MPP系统使用高性能的定制的高速互连网络及网络接口,可以在低延迟和高带宽的条件下传递消息。MPP是一种异步的分布式存储器结构的MIMD系统,它的程序有多个进程,分布在各个微处理器上,每个进程有自己独立的地址空间,进程之间以消息传递进行相互通信。大规模的MPP系统使用特殊的硬件和软件来监控系统、检测错误并从错误中平滑地恢复。

【系分章节错题集第24题:黄色】
24.假设一个I/O系统只有一个磁盘,每秒可以接收50个I/O请求,磁盘对每个I/O请求服务的平均时间是10ms,则I/O请求队列的平均长度是( )个请求。
A.0
B.0.5
C.1
D.2

解答:答案选择B。
磁盘的I/O请求是一个随机过程,请求事件达到的时间间隔具有泊松分布的概率学特征。根据Little定律,平均队列长度=达到速率平均等待时间。其中平均等待时间=平均服务时间服务器利用率/(1-服务器利用率) 而服务器利用率=到达速率平均服务时间,所以平均队列长度=服务器利用率服务器利用率/(1-服务器利用率) 根据本题给出的相关数据,服务器利用率=1/50*0.01=0.5,因此平均队列长度等于0.5。

【系分章节错题集第25题:红色】
25.总线规范会详细描述总线各方面的特性,其中( )特性规定了总线的线数,以及总线的插头、插座的形状、尺寸和信号线的排列方式等要素。总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为( )Mbps。
A.物理
B.电气
C.功能
D.时间

A.20
B.40
C.60
D.80

解答:答案选择A|A。
总线规范会详细描述总线各方面的特性,其中物理特性规定了总线的线数,以及总线的插头、插座的形状、尺寸和信号线的排列方式等要素。总线带宽定义为总线的最大数据传输速率,即每秒传输的字节数。假设某系统总线在一个总线周期中并行传输4B信息,一个总线周期占用2个时钟周期,总线时钟频率为10MHz,则总线带宽为 (4/2)x10=20 Mbps。

【系分章节错题集第26题:黄色】
26.当用户开机按下PC机电源开关对,PC机首先执行的是( ),然后加载( )。
A.硬盘上主引导记录
B.硬盘上分区引导记录
C.主板上的BIOS引导程序
D.软盘上的引导记录

A.相关支撑软件,如各种设备驱动程序
B.分区引导记录、配置系统,并执行分区引导记录
C.操作系统,如Windows XP、Windows 7、UNIX等
D.主引导记录和引导驱动器的分区表,并执行主引导记录

解答:答案选择C|D。
BIOS引导程序是固化在ROM芯片上的,每当开机时自动执行BIOS引导程序。它主要执行如下任务:
•标识和配置所有的即插即用设备。如果系统有即插即用设备的BIOS,系统将搜索和测试所有安装的即插即用设备,并为它们分配DMA通道、IRQ及它们需要的其他设备。
•完成加电自检(POST)。加电自检主要检测和测试内存、端口、键盘、视频适配器、磁盘驱动器等基本设备。有一些新版本的系统还支持CD-ROM驱动器。
•对引导驱动器可引导分区定位。在CMOS中,用户可以设置系统的引导顺序,以便对引导驱动器的可引导分区重新定位。大多数系统的引导顺序是软件驱动,然后是硬件驱动,其次是CD-ROM驱动器。
•加载主引导记录及引导驱动器的分区表,执行主引导记录MBR。 主引导记录在硬盘上找到可引导分区后,将其分区引导记录装入内存,并将控制权交给分区引导记录。由分区引导记录定位根目录,再装入操作系统。

【系分章节错题集第27题:红色】
27.RISC指令系统的特点包括( )。
①指令数量少
②寻址方式多
③指令格式种类少
④指令长度固定
A.①②③
B.①②④
C.①③④
D.②③④

解答:答案选择C。送分题不该错。
指令数量精简指令集比较少,而指令的寻址方式也是精简少。

【系分章节错题集第28题:黄色】
01.使用Cache改善系统性能的依据是程序的局部性原理。程序中大部分指令是( )的。设某计算机主存的读/写时间为100ns,有一个指令和数据合一的Cache,已知该Cache的读/写时间为10ns,取指令的命中率为98%,取数的命中率为95%。在执行某类程序时,约有1/5指令需要额外存/取一个操作数。假设指令流水线在任何时候都不阻塞,则设置Cache后,每条指令的平均读取时间约为( )ns。
A.顺序存储、顺序执行
B.随机存储、顺序执行
C.顺序存储、随机执行
D.随机存储、随机执行

A.12.3
B.14.7
C.23.4
D.26.3

解答:答案选择A|B。第一空错。
程序中大部分指令是顺序存储、顺序执行的
(1002%+1098%)+(1005%+1095%)*20%=14.7 。

你可能感兴趣的:(#,系统分析师---错题集锦,软考系分)