FPGA的硬件注意点

FPGA不是一个单纯的梳子逻辑芯片,内部也有一些模拟组件,比如Xilinx的DCM数字时钟管理组件、高档点的还有告诉串并转换器serdes,温度监控器等模拟器件,这些模拟器件对电源噪声要求很高,所以需要一个单独的稳定电源进行供电。VCCaux就是为这些模拟器件提供电压。

FPGA专用引脚
FPGA的硬件注意点_第1张图片
FPGA保留引脚:
在这里插入图片描述
FPGA内存控制引脚:
FPGA的硬件注意点_第2张图片
由于输出在稳定下来之前可能是毛刺、振荡、固定的某一电压值,因此亚稳态除了导致逻辑误判之外,输出0~1之间的中间电压值还会使下一级产生亚稳态(即导致亚稳态的传播)。 逻辑误判有可能通过电路的特殊设计减轻危害(如异步FIFO中Gray码计数器的作用),而亚稳态的传播则扩大了故障面,难以处理。

触发器的运转类似于在光滑的山上滚动球,山的两边代表两个稳定状态,山顶就是亚稳态。当信号推力足够时,即处于建立保持时间里时,信号能够顺利从稳态0到稳态1,实现翻越。当信号推力不足时,可能会出现两种情况,1是抵达山顶,等待一段时间后回到稳态1,带来的危害就是延迟稳定时间;2是上到一半返回稳态0,带来的危害是产生毛刺 ,影响后续电路以及延迟加大。

FPGA的硬件注意点_第3张图片

你可能感兴趣的:(fpga开发)