基于FPGA的奇数分频器设计

基于FPGA的奇数分频设计

在数电系统的设计中,分频器是一种应用广泛的电路,其功能就是对高频信号	进行分频的。分频器的本质上就是加法计数器,其计数值是由分频系数N=F_IN/F_OUT决定的。
分频器现在主要是在FPGA的应届生招聘会上作为笔试题目,来考察学生的FPGA掌握情况。分频器主要分为:偶数分频和奇数分频,但是基本上考奇数分频的比较多。我这次应一个网友的要求,把这个奇数分频讲一下。

1.什么是奇数分频

奇数分频就是分频系数是奇数,N=2n+1(n=1,2,...)。如果输入的频率信号为f,那么分频器输出的频率信号为f/(2n+1) (n=1,2,...)。

2.设计5分频的奇数分频器

基于FPGA的奇数分频器设计_第1张图片
基于FPGA的奇数分频器设计_第2张图片
基于FPGA的奇数分频器设计_第3张图片
仿真结果如下:clk_even的高低电平分别为2.5,正好是5的一半。
在这里插入图片描述

你可能感兴趣的:(FPGA学习,fpga开发)