电路元器件4——电容:

        在对某一设计的部分电路进行旁路,双通道(大电容 小电容)或是多通道(三个以上的小电容组成,一般在dsp上用的比效多,目的是使频率特性更好)在电容的接地端,(地线的宽与窄会引起频率的特性),例如在ccd的layout中的bypass,要量电容的接地端的纹波。这就指的是近地端。 

        在直流馈线中滤出一切交流成分,可将不同的电容并联,滤低频要求电容大,但引线电感不大适合滤高频,滤高频要求电容小,不适合滤低频,如将他们并联可以同时滤除高低频。有些滤波电路用3个电容并联,分别是电解电容、纸质电容、云母电容,分别滤除电源频率、音频和射频。并联后电容的esr也会小一点

        那么,电路图中经常有一排排电容,大部分是0.1uf的还有10uf的,这大小和个数多少是怎么算的?

        一般来说,是退耦电容。芯片或者说数字电路开关时候对电源影响大,引起电源波动,就要用电容来退耦。容量一般为芯片开关频率的倒数,如果频率是1MHz的,就选用1/1M,也就是1uF的电容。可以取大点的。最好就是一个芯片一个退偶电容,电源处还要有,用的数量还是挺大的。在一般的设计中提到电源去耦通常用0.1uF和10uF、2.2uF、47uF,在实际应用中怎么选择?根据不同电源输出还是后续电路呢?通常情况下,并联两个电容就已经足够了&#

你可能感兴趣的:(电路元器件,硬件工程,stm32,arm)