Linux 通用Makefile模板

Linux 通用Makefile模板

经常写些测试程序,很有必要有个通用的Makefile节省开发时间


【可执行程序通用makefile】

------------------可执行程序通用makefile开始-----------------------------------

CFLAGS = -g -D _DEBUG -I../../include -I/usr/local/include-L../../lib -L/usr/local/lib /usr/local/lib/liblog4cplus.a-lnetbase -levent -lrt -llua -ldl -Wall
CC=g++
SRC=$(wildcard *.cpp)
OBJ=$(addprefix ./, $(addsuffix .o, $(basename $(SRC))))
TARGET=ManageSvr

all: $(TARGET)

$(TARGET): $(SRC)
 $(CC)  -o $@ $^ $(CFLAGS)

clean:
 rm -f $(TARGET) $(OBJ)

------------------可执行程序通用makefile结束-----------------------------------

 

【生成静态库文件通用makefile】

CFLAGS = -D _DEBUG -static -I../../include -I/usr/local/include-L../../lib -L/usr/local/lib -g  -Wall
CC=g++
SRC=$(wildcard *.cpp)
OBJ=$(addprefix ./, $(addsuffix .o, $(basename $(SRC))))
TARGET=libcommond.a

all: $(TARGET)
 
$(TARGET): $(OBJ)
 $(AR) -rcs $@ $^

%.o: %.c
 $(CC) $(CFLAGS) -o $@ -c $<

clean:
 rm -f $(TARGET) $(OBJ)

 

【生成动态库文件通用makefile】

CFLAGS = -I../include -I/usr/local/include -L../lib-L/usr/local/lib -g  -Wall
CC=g++
SRC=$(wildcard *.cpp)
OBJ=$(addprefix ./, $(addsuffix .o, $(basename $(SRC))))
TARGET=message.so

all: $(TARGET)
 
$(TARGET): $(OBJ)
 $(CC) -shared -fPCI -o $@ $^
 cp -f $(TARGET) ../logicserviceLi/

%.o: %.cpp
 $(CC) $(CFLAGS) -o $@ -c $<

clean:
 rm -f $(TARGET) $(OBJ)

 

【makefile规则】

$@
表示规则中的目标。
$<
表示规则中的第一个条件。
$?
表示规则中所有比目标新的条件,组成一个列表,以空格分隔。
$^
表示规则中的所有条件,组成一个列表,以空格分隔。

你可能感兴趣的:(linux,makefile)