E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
管脚
Altium designer端口使用
和网络标号类似,端口通过导线和元件
管脚
相连,两个具有相同名称的端口可以建立电气连接。与网络标号不同的是,端口通常用于表示电路的输入/输出,用于层次电路图中。
宇杰08
·
2020-09-17 03:32
硬件工具类
电子元器件简介——场效应管篇
场效应管有3个
管脚
:G—栅极(gate)D—漏极(drain)S—源极(source) 对于JFET来说电压VGS越大,电流ID越小。
紫枫灬
·
2020-09-16 22:30
模电知识
场效应管简介
电子元器件简介——芯片封装篇
转载:史上最全面详细的IC封装介绍 芯片封装,简单点来讲就是把Foundry生产出来的集成电路裸片(Die)放到一块起承载作用的基板上,再把
管脚
引出来,然后固定包装成为一个整体。
紫枫灬
·
2020-09-16 22:29
电子设计
芯片封装学习篇
stm32学习笔记-PWM
文章目录一、神兵:PWM基本知识二、利用stm32定时器实现PWM具体原理stm32中PWM的相关配置PWM输出
管脚
三、使用PWM实现呼吸灯。
某风吾起
·
2020-09-16 21:46
stm32
stm32
嵌入式
51单片机红外通信解码教程
/函数功能:延时函数,i=1时,大约延时10usvoiddelay(unsignedinti){while(i--);}定义全局变量sbitIRIN=P3^2;把红外接收器接在这个引脚(之所以使用这个
管脚
是因为
CleverQyShen
·
2020-09-16 21:20
[Linux项目实践] 物联网单板测试之任务二:操作风扇
2.1、查找电路图(FS_11C14V3.0.pdf)找到风扇接口由上图可知,控制风扇的开关为:FAN_SW,那么继续查找FAN_SW是连接到哪个控制器上的2.2、FAN_SW连接到MCU的PIO0_2
管脚
Terry_Yuan2011
·
2020-09-16 20:13
Linux项目实践
任务
linux
测试
access
c
STM32的PWM输入
并且可是设置
管脚
和寄存器的对应关系。2.同一个TIx输入映射了两个ICx信号。3.这两个ICx信号分别在相反的极性边沿有效。4.两个边沿信号中的一个被选为触发信号,并且从模式控制器被设置成复位模式。
小薛1988
·
2020-09-16 20:08
STM32
【51单片机】LED点亮,闪烁以及流水灯实现的四种方法
闪烁以及流水灯实现的四种方法点亮LED#includesbitLED=P2^0;voidmain(){while(1){LED=0;}}LED闪烁(delay函数)#includesbitLED=P2^0;//
管脚
定义
MrLi呐
·
2020-09-16 20:23
51单片机学习
单片机
智能卡芯片
管脚
1.通常智能卡芯片有8个
管脚
C1:supplypowerinput(VCC).C2:resetsignalinput(RST).C3:clocksignalinput(CLK).C4:RFU.C5:ground
cycad2011
·
2020-09-16 18:07
智能卡
ESP32开发板刷MicroPython固件
ESP32开发板如图
管脚
图关键步骤:通过python环境下运行esptool擦除ESP32的原有程序(python环境搭建不再描述)。
160的大胖子
·
2020-09-16 09:51
学习记录
基于stm32f103c8t6浊度计
浊度计主要由硬件部分加软件部分组成硬件部分主要是IR333光源发射部分+红外接收管光源接受部分+放大电路+stm32f103c8t6主控芯片+lcd1602显示模块组成软件部分主要是通过stm32cubemx配置
管脚
之后添加
the_shy__
·
2020-09-16 09:07
stm32
放大电路
嵌入式
SIM卡
管脚
定义
常用的SIM卡座为6脚,如图(网络截图):使用到的
管脚
为:SIMVCC;SIMRST;SIMCLK;SIMDATA(I/O);SIMGND;VPP可以悬空;一般
管脚
可上拉至SIMVCC或下拉至地,请根据使用模块设计参考确定
weixin_30621919
·
2020-09-16 08:54
Modem开关机流程
(在给Modem进行上电之前需要将Modem和AP相连的一些
管脚
根据情况设为高阻态,或高电平)3.Modem启动完成后会有原来指定的GPIO
管脚
通知AP可以和Modem进行通信了。
Amao_come_on
·
2020-09-16 08:44
ARM嵌入式相关
【基带】手机外设之SIM卡槽电路及其变化
一、SIM卡原理PIN1(VCC):电源输入
管脚
,为SIM卡提供电源。
Tech Ranger
·
2020-09-16 07:24
基带
上拉电阻和下拉电阻的作用总结
一、定义上拉电阻是将电阻的1脚接VCC另一脚接需要上拉的芯片
管脚
。下拉电阻是将电阻的1脚接GND另一脚接需要下拉的芯片
管脚
。大小一般为1~10K,主要用在中段、复位、片选、控制以及开漏输出的
管脚
。
rankfyang
·
2020-09-16 07:44
硬件基础知识
开漏输出、推挽输出,悬空输入、模拟输入、上拉输入、下拉输入的区别
通俗讲就是让
管脚
什么都不接,悬空着。一般实际运用时,引脚不建议悬空,易受干扰。(比如数电中,CMOS或非门的输入悬空会造成逻辑错
Jorwnpay
·
2020-09-16 07:31
单片机
FPGA中的INOUT接口和高阻态
如果需要进行全双工通信,是需要两条信道的,也就是说需要使用两个FPGA
管脚
和外部器件连接。
badiu_30394251
·
2020-09-16 06:44
STM32F1学习笔记:keil编程套路整理
GPIO编程套路一、配置GPIO口使能
管脚
对应的GPIO组时钟RCC_APB2PeriphClockCmd(GPIOx,ENABLE);定义一个初始化结构体型的变量GPIO_InitTypeDefGPIO_InitStructure
软糖糖
·
2020-09-15 21:21
单片机
嵌入式
stm32
Arduino Uno PWM和IRremote库冲突问题
问题发生时,4路PWM的控制
管脚
分别是:PIN5,PIN6和PIN10,PIN11问题描述:对于PIN11,除了PWM设置为255,其他任何合法PWM值都不能驱动电机转动,其他3个P
super_sean
·
2020-09-15 19:29
arduino
cadence学习之原理图——连线
重点:(1)两种连接方式:PlaceNet和PlaceNetAlias(2)交叉线之间的电气连接PlaceJunction(3)引脚悬空Placenoconnect(4)两器件
管脚
之间直接互连的设置(5
weixin_30466421
·
2020-09-15 18:52
Cadence 原理图学习笔记
参考视频于争博士cadence视频教程(60集全)Candence原理图笔记
管脚
的统一管理
管脚
的统一管理设置不在栅格放置使用具有分组的两个part如何索引1在Options/partproperties
秋风知我意i
·
2020-09-15 17:53
Cadence学习笔记
连载:有限状态机以及维特比(Viterbi)译码器(二)
前向码需要一组参数,分别是n,k,m,还有具体的
管脚
描述。
管脚
描述采用Matlab的八进制格式。
丁劲犇
·
2020-09-15 17:01
C++
现代C/C++工具链
Cadence学习之 原理图库
双击器件引脚,根据DataSheet修改为对应的名字【注】若有电源POWER类型
管脚
,注意勾选上PinVisible
管脚
绘制完毕后,调整外面的边框到合适的位置,然后绘制矩形边框!
ReCclay
·
2020-09-15 16:39
#
Cadence
GPIO
而且,许多这样的设备/电路只要求一位,即只要有开/关两种状态就够了,比如控制某个LED灯亮与灭;或者通过获取某个
管脚
的电平属性来达到判断外围设备的状
tonylau_hnu
·
2020-09-15 11:04
硬件常识
自制电脑红外遥控接收器(PC软解码)
最近看到一篇仅需要7个简单元器件的红外接收器,只需拿起烙铁,不需硬件编程就可以制作完成,原理图如下:由原理图我们可知,红外接收头把接收的红外信号转换为高低电平通过串口的DSR
管脚
weixin_34283445
·
2020-09-15 09:45
cyclone v loan io理解(io复用)
cyclonevhps部分
管脚
复用上,有这样几中选择,set0,set1,fpga,used。set0,set1的选择并不关乎外部
管脚
,外部
管脚
是固定的。
如之
·
2020-09-15 07:31
alterasoc
STM32锁死解锁方法
STM32程序中如果设置相关引脚电平会导致jlink无法连接,此时STM32上电后执行程序操作IO
管脚
,jlink无法更新程序和调试。这是相当于STM32芯片被锁死。
stone8761
·
2020-09-15 04:48
STM32
stm32
锁死
烧录失败
jlink
解锁
折磨人的USB串口无线模块
一开始使用这个中断的时候,我直接用的EXTI0,但是
管脚
用的是A的Pin8来接nrf24l01的IRQ,结果中断不断循环。
coldfogice
·
2020-09-14 18:26
单片机
stm32
电脑配件的中英文对照
CPU插座:SOCKET-478和SOCKET462,SOCKET370表示CPU的类型的
管脚
数。内存插槽:DIMM0,DIMM
yuhaoguo
·
2020-09-14 17:10
audio
ide
socket
工作
bt
通讯
嵌入式学习:裸机开发_L5_BSP工程管理LED实验
飞凌i.MX6UL-C开发板3.软件编写0.本节目标Makefile的编写:函数使用BSP分门别类1.目录结构2.硬件层电路2.1正点原子i.MX6ULLALPHAV2.2开发板查看底板原理图可知:功能
管脚
芯片引脚
fzx2020
·
2020-09-14 16:50
嵌入式
cadence PCB 布线时怎么设置自动捕捉引脚连接
想要自动捕捉引脚连接需要做好以下设置:设置EtchEdit,选中pins按F3走线时需要保证pins勾选上,否则没法自动捕捉到引脚中心当然,也可以在处于布线模式下,强行将光标挪到Find栏,勾选上Pins,这样在布线时当光标靠近
管脚
时就会自动连接到
管脚
中心
辉_1014
·
2020-09-14 16:36
cadence
Altium Designer 输出智能PDF时一些
管脚
等细节信息丢失问题
版本AD17DXP→Preferences→Schematic→Options里面“RenderTextwithGDI+”选项去掉。最近发现,好像设置这个后标题问题是解决了,但是原理图里标注的中文没法显示了,我把这个选项狗回去后又能输出中文,所以应该是这个问题所以用软件自带的智能PDF不能完美输出想要的原理图PDF所以最好还是用打印,通过MicrosoftPrinttoPDF输出PDF,这样亲测是
dbfy666
·
2020-09-14 13:18
杂事乱记
电子元件笔记
整流二极管基本整流电路有银色环的一段接负极LM358:双运放LM393:双电压比较器CD4066:多路开关(功能类似继电器)红外对管电路图L298N引脚图\MMA7660电路图(43和98间可接0.1uF电容)DS12C887
管脚
图
封魂
·
2020-09-14 10:11
电子知识
c# 学习之SerialPort
命名空间:System.IO.Ports该类提供同步I/O、事件驱动的IO、对
管脚
和中断状态的访问以及串行驱动程序属性的访问。
CHS007chs
·
2020-09-14 09:38
c#
8259A编程
如果可以接受,则8259A将IRR(中断请求暂存寄存器)中代表此IRQ的位置位,以表示此IRQ有中断请求信号,并同时向CPU的INTR(中断请求)
管脚
发送一个信号,但CPU这时可能正在执行一条指令,因此
zxvf
·
2020-09-14 09:26
linux
基于全志芯片的GPIO及底层(C/Python)编程
搭载A20芯片的核心板Cubieboard2,使用522扩展板,用TF卡搭载cb2-dvk-sdcard-ubuntu-desktop-lcd-ctp-lvds-1024x600-v1.1.img系统
管脚
图
静思心远
·
2020-09-14 09:44
三.2linux
IMX6ULL 串口5修改
最后结合datasheet和imx6ull-pinfunc.h,发现是freescale官方配置
管脚
寄存器的值有错误。下面记
小坏坏_
·
2020-09-14 05:26
Linux
ARM
nuc970 杂记
1.系统内存映射表2.上电前初始化的硬件
管脚
注意每个
管脚
上电时需配置对应的电平该功能才能生效!
JDSH0224
·
2020-09-14 02:56
nuc972
编码解码芯片PT2262/PT2272芯片原理简介:
PT2262/2272是台湾普城公司生产的一种CMOS工艺制造的低功耗低价位通用编解码电路,PT2262/2272最多可有12位(A0-A11)三态地址端
管脚
(悬空,接高电平,接低电平),任意组合可提供
gflytu
·
2020-09-14 00:15
SIM卡引脚定义
SIM卡引脚定义常用的SIM卡座为6脚,如图(网络截图):使用到的
管脚
为:SIMVCC;SIMRST;SIMCLK;SIMDATA(I/O);SIMGND;VPP可以悬空;一般
管脚
可上拉至SIMVCC或下拉至地
张云龙isMe
·
2020-09-13 20:43
电气协议
Samsung的ARM处理器iROM启动模式介绍
目前的ARM处理器都支持多种启动模式,S3C6410和以前的Samsung的ARM处理器一样,通过外部
管脚
OM[4:0]的拉高拉低来决定是从哪个存储设备上启动。
windsun0800
·
2020-09-13 20:13
嵌入式开发
专注ARM嵌入式开发,S5P4418核心板ARM Cortex-A9架构
产品简介G4418开发平台采用邮票孔的核心板+底板方式设计,核心板可扩展性强,多达184PIN
管脚
,运行速度高达1.4GHz。PCB采用8层沉金工艺设计,具有最佳的电气特性和抗干扰特性,工作稳定可靠。
18829905418
·
2020-09-13 19:40
S5P4418
STM32F407使用USB作虚拟串口出现黄感叹号
MX生成F407USB虚拟串口工程操作流程1,选择芯片先是利用条件筛选选择自己的芯片,如下图:2,配置
管脚
配置RCC输入脚,SY
mickey35
·
2020-09-13 19:35
STM32
STM32F4 USB Audio测试
JDK11______________________________________一、硬件环境STM32F411CEU6核心板,USBTypeC直接供电PCM5102模块,采用5V供电,I2S接口
管脚
连接
luotong86
·
2020-09-13 17:54
STM8/32
USB
FPGA学习之inout双向口
芯片外部
管脚
很多都做成inout类型的,目的是为了节省
管脚
。一般的信号线用作总线等双向数据传输的时候就要用到inout类型了。
靖_harry
·
2020-09-13 16:46
FPGA
原理图符号的制作
logic《前期准备》将库加载进来库管理器-库列表-添加目的是将之前layout做的封装加载进来同时在设计原理图符号时要将common这个库加载进来他包含我们常用的符号如果不加载其他的都要我们自己画pin开头
管脚
封装工具
huataiwang
·
2020-09-13 15:16
PADS
原理图的检查和生成BOM
AD可以进行编译pads是报告文件-报告*未使用-确定(列出未使用的
管脚
)*元件统计数据(元件数据报告)*网络统计数据(元件没有指定类型,这个错误不用管它)*限制(原理图的绘制情况)不用细看*连接性*材料清单
huataiwang
·
2020-09-13 15:16
PADS
DDR4技术
这个就是为什么DDR4中多了“DBI
管脚
”。举个例子,当8bitlane中有至少有5个DQ都是低时,所有的Bit将会被翻转,并且DBI(DataBusInversion)置低,用来指示数据线的反转。
feifansong
·
2020-09-13 14:21
笔记
verilog约束文件详解
ISE约束文件的基本操作1.约束文件的概念FPGA设计中的约束文件有3类:用户设计文件(.UCF文件)、网表约束文件(.NCF文件)以及物理约束文件(.PCF文件),可以完成时序约束、
管脚
约束以及区域约束
aoan4171
·
2020-09-13 14:25
Verilog约束文件
xdc文件主要是定义
管脚
约束、时钟约束,以及其他时序约束。
春华秋施
·
2020-09-13 14:50
Verilog
verilog
上一页
20
21
22
23
24
25
26
27
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他