E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA仿真
Simulink
仿真
中Simulink.ConfigSet用法
使用Simulink.ConfigSet对象配置
仿真
Simulink.ConfigSet的功能是模型配置集。说明使用Simulink.ConfigSet
jk_101
·
2024-02-09 03:32
Simulink
matlab
simulink
Multisim14.0
仿真
(二十九)74LS190计数器应用设计
一、74LS190简介:74LS190是一种常用的4位同步计数器芯片,可以实现多种计数和控制操作,在数字电路设计和应用中广泛使用。二、74LS190引脚定义:三、74LS190功能表:
colin工作室
·
2024-02-09 02:36
Multisim仿真
嵌入式硬件
Multisim14.0
仿真
(四十一)交通信号灯
仿真
设计
5)、主干道:红灯30s、黄灯3s、绿灯50s;辅干道:红灯50s、黄灯3s、绿灯30s二、
仿真
原理图:三、
仿真
效果图:
colin工作室
·
2024-02-09 02:36
Multisim仿真
嵌入式硬件
Multisim14.0
仿真
(五十)基于CD4518的计数器设计
一、CD4518简介:CD4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器。每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发。可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CL℃K信号上升沿触发,触发信号由CL℃K端输入,ENABLE端置“1”。RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q
colin工作室
·
2024-02-09 02:06
Multisim仿真
fpga开发
基于PSO粒子群优化的PID最优参数计算matlab
仿真
目录1、PID控制器原理2、粒子群优化算法原理3、基于PSO粒子群优化的PID最优参数计算步骤4、优缺点分析5、matlab核心程序6、matlab
仿真
结果基于PSO粒子群优化的PID最优参数计算是一种利用粒子群优化算法来确定
fpga和matlab
·
2024-02-09 01:31
MATLAB
板块8:控制器
matlab
算法
PSO粒子群优化
PID最优参数
基于PSO粒子群优化的PID控制器参数整定算法matlab
仿真
目录1.课题概述2.系统
仿真
结果3.核心程序与模型4.系统原理简介4.1PID控制器简介4.2PSO算法原理4.3基于PSO的PID参数整定5.完整工程文件1.课题概述基于PSO粒子群优化的PID控制器参数整定
可编程芯片开发
·
2024-02-09 01:01
MATLAB仿真
#
数值仿真
matlab
PSO粒子群优化
PID控制器
参数整定
浪琴复刻表哪个厂最好,推荐十个浪琴复刻工厂
他们的浪琴复刻表产品具有极高的
仿真
度,几乎无法从原版手表辨别出差异。2、MKS厂:MKS工厂生产的浪
美鞋之家
·
2024-02-08 23:29
【芯片设计- RTL 数字逻辑设计入门 15 -- 函数实现数据大小端转换】
文章目录函数实现数据大小端转换函数语法函数使用的规则VerilogandTestbench综合图VCS
仿真
波形函数实现数据大小端转换在数字芯片设计中,经常把实现特定功能的模块编写成函数,在需要的时候再在主模块中调用
CodingCos
·
2024-02-08 23:01
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
FPGA
大小端转换
fpga
function
【芯片设计- RTL 数字逻辑设计入门 12 -- verilog 有符号数加减法】
文章目录多功能数据处理器描述verilog无符号数与有符号数8'd100+8'd1558'd100+8'd1568'd100+8'd157verilog代码实现TestBench代码VCS
仿真
结果多功能数据处理器描述根据指示信号
CodingCos
·
2024-02-08 23:31
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
有符号数加减法
FPGA有符号数加减法
FPGA
_ip_pll
一pllip核简介pll即锁相环,可以对输入到
fpga
的时钟信号,进行分频,倍频,占空比的调整,从而输出期望的时钟。
哈呀_fpga
·
2024-02-08 23:24
fpga开发
tcp/ip
网络协议
图像处理
fpga
信号处理
系统架构
FPGA
_工程_基于Rom的VGA图像显示
一工程框图框图中,CLK_in,Vga_ctrl,Vga_pic模块已有,只需要对顶层模块进行修改,并将romip例化添加到Vga_pic模块的.v文件中,对Vga_pic的.v文件进行一定修改。二理论补充显示图像的方法:使用matlab将图像格式转化为,.mif数据文件,再使用.mif数据文件对Rom进行初始化。三信号Vga_pic模块修改后框图
哈呀_fpga
·
2024-02-08 23:24
fpga开发
fpga
学习
图像处理
信号处理
x系统架构
2024年【天津市安全员B证】模拟试题及天津市安全员B证模拟考试题库
题库来源:安全生产模拟考试一点通公众号小程序天津市安全员B证模拟试题是安全生产模拟考试一点通生成的,天津市安全员B证证模拟考试题库是根据天津市安全员B证最新版教材汇编出天津市安全员B证
仿真
模拟考试。
aqymnkstkw
·
2024-02-08 22:48
batch
基于51 单片机的交通灯系统 源码+
仿真
+ppt
主要内容:1)南北方向的绿灯、东西方向的红灯同时亮40秒。2)南北方向的绿灯灭、黄灯亮5秒,同时东西方向的红灯继续亮。3)南北方向的黄灯灭、左转绿灯亮,持续20秒,同时东西方向的红灯继续亮。4)南北方向的左转绿灯灭、黄灯亮5秒,同时东西方向的红灯继续亮。5)南北方向的黄灯灭、红灯亮,同时东西方向的绿灯亮。6)南北方向绿灯和左转绿灯亮时,人行道也绿灯亮,东西方向红灯亮,南北方向红灯亮时,人行道也红灯
吴小凹
·
2024-02-08 22:12
单片机
嵌入式硬件
【
FPGA
开发】Modelsim和Vivado的使用
本篇文章包含的内容一、
FPGA
工程文件结构二、Modelsim的使用三、Vivado的使用3.1建立工程3.2分析RTLANALYSIS3.2.1`.xdc`约束(Constraints)文件的产生3.3
Include everything
·
2024-02-08 22:56
FPGA开发
fpga开发
连杆的形状优化
本页讨论前言应用描述Abaqus建模方法和
仿真
技术文件参考应用描述此示例说明了连杆的形状优化。形状优化对曲面节点在设计区域中的位置进行轻微修改,以实现优化的解决方案。
Ryan-Lily
·
2024-02-08 20:57
汽车
Multisim14.0
仿真
(五十六)74LS76双JK触发器应用设计
一、74LS76简介:74LS76是带有独立的JK时钟脉冲、直接清除输入和直接设置的双JK触发器。当时钟设置为高电平时,将接收数据
colin工作室
·
2024-02-08 20:24
Multisim仿真
嵌入式硬件
汽车控制臂的拓扑优化
本页讨论前言应用描述Abaqus建模方法和
仿真
技术文件参考应用描述本例说明了汽车控制臂的拓扑优化,在拓扑优化过程中,修改设计区域中单元的材料特性(有效地从Abaqus分析中删除元素或向其添加元素),直到获得最佳解决方案
Ryan-Lily
·
2024-02-08 20:54
汽车
Multisim14.0
仿真
(五十五)汽车转向灯设计
二、主要芯片:74LS161D74LS04D74LS138D74LS00D三、
仿真
原理图:四、运行效果:1)、左转向2)、右转向:3)、刹车:
colin工作室
·
2024-02-08 20:23
Multisim仿真
嵌入式硬件
PacketTracer
仿真
器的使用
一、实验目的掌握PacketTracer的基本使用方法(网络拓扑、设备配置……);掌握利用PacketTracer模拟VLAN、搭建小型局域网、DNS域名解析等二、实验环境Windows笔记本电脑(Win10系统);PacketTracer软件(8.2.1版本)。三、实验内容(1)VLAN实验VLAN(VirtualLocalAreaNetwork)是一种网络技术,用于在物理局域网中创建逻辑子网。
.魚肉
·
2024-02-08 18:57
网络
LM403-Pro-Kit数据手册
USB连接PC即可以在线
仿真
、下载和串口打印调试输出、输入操作。电源开关控制LM403模组的电源与LDO的3.3V的通断。MicroUSB板子供电及ST-LINK与PC机连接的接口。
饼干饼干圆又圆
·
2024-02-08 16:26
stm32
stm32
嵌入式硬件
单片机
【芯片设计- RTL 数字逻辑设计入门 14 -- 使用子模块实现三输入数的大小比较】
文章目录三输入数的大小比较问题分析verilogcodeTestBenchCode综合图
仿真
波形图三输入数的大小比较在数字芯片设计中,通常把完成特定功能且相对独立的代码编写成子模块,在需要的时候再在主模块中例化使用
CodingCos
·
2024-02-08 16:05
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
三输入数的大小比较
【芯片设计- RTL 数字逻辑设计入门 番外篇 9 -- SOC 中PL端与PS端详细介绍】
之间的协同设计和开发工具ProgrammableLogicandProcessingSystem在系统级芯片(SoC)的上下文中,“PL”通常指的是可编程逻辑(ProgrammableLogic)部分,特别是在使用了
FPGA
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
PL
and
PS
【芯片设计- RTL 数字逻辑设计入门 13 -- generate_for 和 for】
文章目录generate_forverilogcodetestbenchcode
仿真
波形for循环verilogcode
仿真
波形错误小结generate_for在某个module中包含了很多相似的连续赋值语句
CodingCos
·
2024-02-08 16:34
芯片设计
RTL
数字逻辑设计扫盲
generate_for
verilog
for
【芯片设计- RTL 数字逻辑设计入门 11.1 -- 状态机实现 移位运算与乘法 1】
文章目录移位运算与乘法状态机简介SystemVerilog中的测试平台VCS波形
仿真
阻塞赋值和非阻塞赋值有限状态机(FSM)与无限状态机的区别本篇文章接着上篇文章【芯片设计-RTL数字逻辑设计入门11–
CodingCos
·
2024-02-08 16:02
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
没人见过,还很凶残……为什么恐龙会这么受孩子们的喜欢?
就说我家儿子,小时候带他去自然博物馆,看见
仿真
恐
职心眼儿
·
2024-02-08 15:53
基于单片机PID算法的恒温控制系统
仿真
与程序源码设计(DS18B20传感器)实物图、
仿真
工程、源代码
基于单片机PID算法的恒温控制系统
仿真
与程序源码设计(DS18B20传感器)源代码
仿真
工程实物图原理图PCB图#include#include#include#includestructPID{unsignedintSetPoint
cqtianxingkeji
·
2024-02-08 15:21
单片机
算法
嵌入式硬件
【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)
【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)文章目录【毕业设计】42基于
FPGA
的LCD1602控制器设计
仿真
与实现(原理图+
仿真
+源代码+论文)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:51
fpga开发
课程设计
【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文+英文文献)
【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文+英文文献)文章目录【毕业设计】55-动力电池充电系统设计(mtalab+proteus
仿真
+答辩PPT+答辩论文
cqtianxingkeji
·
2024-02-08 15:51
51单片机
【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)
【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)文章目录【毕业设计】11-基于单片机的电子密码锁设计(原理图+
仿真
工程+答辩论文+答辩PPT)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求包含此题目毕业设计全套资料
cqtianxingkeji
·
2024-02-08 15:50
课程设计
单片机
嵌入式硬件
【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)
【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)文章目录【毕业设计】15-基于单片机的交通灯系统设计(原理图、
仿真
、源代码工程+答辩论文+答辩PPT)资料要求任务书设计说明书摘要设计框架架构设计说明书及设计文件源码展示资料要求资料包含
cqtianxingkeji
·
2024-02-08 15:50
课程设计
单片机
数据库
毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
仿真
工程+论文+PPT+参考英文文献)
毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
仿真
工程+论文+PPT+参考英文文献)文章目录毕业设计】9-基于STM32无刷直流电机控制器的设计
仿真
与实现(原理图+源码+
cqtianxingkeji
·
2024-02-08 15:20
课程设计
stm32
嵌入式硬件
“6.26”国际禁毒日禁来临之际,临涣化工园分局深入企业开展禁毒宣传
为达到更好的禁毒知识宣传的效果,分局民警经过精心准备,组织人员在活动现场摆放禁毒展板、发放禁毒宣传手册、展示
仿真
毒品模型、案例讲解等形式向群
淮北事事通
·
2024-02-08 15:14
Xilinx
FPGA
——在线升级
同以前单片机在线升级的做法一样,本质就是通信+Flash操作+跳转。一、通信驱动我使用的是UDP有线传输,二、Flash芯片驱动规划Flash芯片的区域,一般bootloader放在起始位置,APP放在bootloader之后的空白区域。2.1Flash擦除我使用的是扇区擦除2.2Flash编程我使用的是页编程。三、ICAP原语跳转
仲南音
·
2024-02-08 15:45
FPAG
FPGA进阶——通信
fpga开发
Samtec微波、毫米波连接器系统实现卓越性能
Samtec射频设计与
仿真
工程经理MichaelGriesi向我们介绍了演示过程和结果。
SamtecChina2023
·
2024-02-08 13:26
网络
精彩案例详解 | Samtec联合艾睿开发新型英特尔Agilex™ 5 E系列 SoC 开发套件
随着"智能边缘"性能的提升,这些计算由使用多核CPU、
FPGA
、SoC等的嵌入式设备实现。智能边缘和嵌入式计算应用结合了更快的速度和更低的功率密度。
SamtecChina2023
·
2024-02-08 13:26
fpga开发
STM32启动过程——STM32F1系列
map等),最终生成hex文件MDK编译过程文件共11种:文件类型说明.o可重定向对象文件,每个**.c**/.s文件编译都会生成一个**.o**文件.axf可执行对象文件,由**.o**文件链接生成,
仿真
时需要用到此文件
海中的涟漪
·
2024-02-08 12:43
STM32
stm32
单片机
嵌入式硬件
STM32启动过程浅析
MAP文件浅析MDK编译过程文件(11种).o:可重定向对象文件,每个.c、.s文件编译后都生成一个.o文件.axf:可执行对象文件,由.o文件链接生成,
仿真
的时候需要用到此文件.hex:INTELHex
饼干饼干圆又圆
·
2024-02-08 12:10
stm32
stm32
嵌入式硬件
单片机
【资料分享】基于单片机大气压监测报警系统电路方案设计、基于飞思卡尔的无人坚守点滴监控自动控制系统设计(程序,原理图,pcb,文档)
资料:protues
仿真
,程序,原理图,元器件清单,软件资料等//程序头函数#include//显示函数#include//宏定义#defineuintunsignedint#defineucharunsignedchar
Mr song song
·
2024-02-08 12:32
单片机
嵌入式硬件
modelsim软件
仿真
出现现蓝色波形,数字为zzzzzzz开头
使用modelsim软件
仿真
出现输出波形是zzzzzzz0或zzzzzzz1出现上述的原因是out数据类型不对,默认定义成了高阻态,出现上述原因,在quartus软件里面也有报错的提示根据报错提示,发现是
大话硬件
·
2024-02-08 10:15
modelsim
FPGA
error
仿真
zzzzzz开头
基于同态滤波的模糊图像去雾matlab
仿真
目录1.算法
仿真
效果2.MATLAB源码3.算法概述4.部分参考文献1.算法
仿真
效果matlab2022a
仿真
结果如下:
Simuworld
·
2024-02-08 10:34
MATLAB仿真案例
matlab
同态滤波
模糊图像去雾
基于matlab的医学图像同态滤波
仿真
目录1.算法
仿真
效果2.MATLAB源码3.算法概述4.部分参考文献1.算法
仿真
效果matlab2022a
仿真
结果如下:
Simuworld
·
2024-02-08 10:33
MATLAB仿真案例
matlab
医学图像
同态滤波
双闭环PI直流调速系统的Simulink
仿真
与系统分析
仿真
参数给定:
仿真
注意:由于实际的PI控制器都是有上限输出的,因此需要限幅,但是在Simulin
Y. F. Zhang
·
2024-02-08 09:24
电气传动与控制
simulink
CPU
仿真
环境中的printf实现
文章目录Linux系统的打印实现嵌入式系统的打印实现RTL
仿真
环境的打印实现CPU的打印实现Memory中数据的打印方式在包含CPU的
仿真
环境中,如果要在C程序测试中通过打印做一些调试,通常需要重新实现
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
c语言
linux
arm
risc-v
VCS后仿调试记录(Pre-PR)
文章目录环境调整
仿真
参数UCLI命令X态清理
仿真
时间主要问题记录在项目搭建和调试后仿环境时做了很多工作,因此希望总结一下使用VCS做芯片后仿的步骤和遇到的一些主要问题。
小破同学
·
2024-02-08 07:43
IC验证技术
芯片
经验分享
使用Verdi或DVE分析波形的一些小技巧
文章目录查看DeltaCycle的方法Verilog和SV的
仿真
调度机制使用Verdi查看DeltaCycle的方法使用DVE查看DeltaCycle的方法Verdi的一些其他小技巧总线拆分事件统计逻辑运算修改参数显示进制查看
小破同学
·
2024-02-08 07:12
IC验证技术
芯片
测试工具
AD9361纯逻辑控制从0到1连载4-AD9361数据接口
参考文件《AD9361InterfaceSpecv2.5.pdf》AD9361和
FPGA
的数据接口如下图中红色框标识。可以配置为CMOS模式和LVDS模式。
冰冻土卫二
·
2024-02-08 07:40
AD9361纯逻辑控制
AD9361
SDR
fmcomms3
AD9361
LVDS
AD9361数据接口驱动
【芯片设计- RTL 数字逻辑设计入门 11 -- 移位运算与乘法】
请阅读【嵌入式开发学习必备专栏】文章目录移位运算与乘法VerilogCodeverilog拼接运算符({})TestbenchCodeVCS波形
仿真
问题小结移位运算与乘法已知d为一个8位数,请在每个时钟周期分别输出该数乘
CodingCos
·
2024-02-08 07:38
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
移位运算与乘法
FPGA
FPGA
_简单工程_数码管静态显示
一理论数码管是一种半导体发光器件,基本单位是发光二极管。以六位八段数码管为例,每段需要一个端口信号,6+8=14位。74HC595芯片:8位串行输入,并行输出的位移缓存器,其内部具有8位移位寄存器和一个存储器,具有三态输出的功能。二电路开发板:使用开发板上6位8段数码管,74HC595芯片。驱动6位8段数码管00000000->FFFFFFFF,循环显示,间隔0.5s。三信号框图(层次化设计思想)
哈呀_fpga
·
2024-02-08 07:05
fpga开发
fpga
学习
图像处理
信号处理
系统架构
51单片机数码管表白
51单片机七段数码管表白文章目录51单片机七段数码管表白原理实验环境
仿真
图实现代码成果图原理详细原理可以看这篇博客:https://blog.csdn.net/hpu_zhn/article/details
J.T.L
·
2024-02-08 06:51
51单片机
单片机
51单片机
嵌入式硬件
美女
娱乐
基于51单片机实现8位数码管显示表白数字(Proteus
仿真
)
使用器件:若干电阻、4只LED红灯、8位数码管、总线、排阻、NPN三极管、AT89C51芯片Proteus
仿真
原理图:WeChat:【愿随你心】
仿真
测试:知识介绍:Proteus布线为了让整个原理图看上去简洁明了
JaneZJW
·
2024-02-08 06:49
Proteus
51单片机
proteus
单片机
嵌入式硬件
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他