E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA技术开发
《赌在
技术开发
上》将专业化作为基轴,开发技术,经营企业
我是宁波百事达工具/格雷公司/宁波盛和塾诚敬组,格雷读书会同心队何绍成,这是我每天至少一篇文字的第881篇文字(2021/12/4)《赌在
技术开发
上》将专业化作为基轴,开发技术,经营企业摘要产业结构需要转变的
晋慧绍成
·
2024-01-01 00:45
2020-12-04
是一家拥有多年互联网
技术开发
和网络营销推广经验的高新技术企业。经过多年发展的快速发展和资源积累。临软网络汇集了拥有丰富的网络营销服务经验和多年
技术开发
经验的研发团队。
290724f8e303
·
2023-12-31 21:15
关于使用复旦微procise软件,网卡的MAC被禁怎么办?
笔者在使用复旦微
FPGA
开发的时候。由于复旦微的软件开发平台procise需要用到license。
sysrst
·
2023-12-31 20:52
笔记
复旦微ZYNQ EMIO控制PL LED
一,复旦微和XILINX对比(我的了解)1,复旦微ZYNQ
FPGA
开发工具是Procise,ARM开发工具是IAR;2,它与xilinxZYNQ不同的是,xilinx移植的是两个ARMCONTEXA9或者高端
寒听雪落
·
2023-12-31 20:22
systemverilog
【xdma】 pcie.bar设置
FPGA
优质开源项目–PCIE通信xdma两者保持一致
FPGA
开源项目–PCIEI/O控制卡xdmaPCIe的XDMA应用读写部分分为两种,一种是数据的读写,另一种是配置数据的读写,在数据读写部分,DMA
黄埔数据分析
·
2023-12-31 20:08
fpga开发
Quartus的Signal Tap II的使用技巧
概述:SignalTapII全称SignalTapIILogicAnalyzer,是第二代系统级调试工具,它集成在QuartusII软件中,可以捕获和显示实时信号,是一款功能强大、极具实用性的
FPGA
片上调试工具软件
GBXLUO
·
2023-12-31 20:37
FPGA
fpga开发
在手机上写APP听起来很高大上的时光已经过去
做
技术开发
不一定是自己的路,我当初选择做
技术开发
,也是因为收入高吸引。我们那个时候做技术还有个原因就是觉得高大上,什么在手机上写app,听起来就很高大上。
勤于奋
·
2023-12-31 19:24
生活
2021-03-04
苏州工业园区是中国和新加坡两国政府间的首个合作项目,开创了中外经济技术互利合作的新模式,实现了跨越式发展,经济密度、创新浓度、开放程度跃居全国前列,在全国经济
技术开发
区综合考评中连续多年位居第一,跻身建设世界一流高科技园区行列
北冥_
·
2023-12-31 16:23
SaaS版Java基层健康卫生云HIS信息管理平台源码(springboot)
云his系统源码,系统采用主流成熟
技术开发
,B/S架构,软件结构简洁、代码规范易阅读,SaaS应用,全浏览器访问,前后端分离,多服务协同,服务可拆分,功能易扩展。
源码技术栈
·
2023-12-31 12:38
云HIS系统源码
数据库
大数据
【
FPGA
/verilog -入门学习14】vivado
FPGA
按键消抖
//led流水1s//1,按键触发变化,上升沿or下降沿,都清除计数//2,当20ms计数到来时,加载一次按键状态,如果中途有按键变化,清除计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineSIMULATION`ifdefSIMULATIONpar
王者时代
·
2023-12-31 12:30
verilog
&FPGA
fpga开发
【
FPGA
/verilog -入门学习13】verilog 1s流水灯实验
//led1S实验//使用分屏实验1s计数`timescale1ns/1psmodulevlg_design(inputi_clk,inputi_rest_n,input[7:0]key,outputreg[7:0]led);`defineCNT_1S_DEBUG`ifndefCNT_1S_DEBUGparameterCNT_1S_MAX=1_000_000_000/20-1;`else/*CNT
王者时代
·
2023-12-31 12:59
verilog
&FPGA
fpga开发
【INTEL(ALTERA)】使用HDMI
FPGA
IP 2.0 TX 和 HDMI
FPGA
IP RX 2.1时为何 HDMI IP 没有视频输出?
说明由于英特尔®Quartus®Prime专业版软件23.1及更早版本存在问题,将HDMI英特尔®
FPGA
IP2.0TX和HDMI英特尔®
FPGA
IP2.1RX集成到设计中时,不会显示HDMI视频输出。
神仙约架
·
2023-12-31 11:02
INTEL(ALTERA)
FPGA
fpga开发
HDMI
【INTEL(ALTERA)】为什么 BurstMin 增强调度在 F-tile Interlaken 英特尔®
FPGA
IP中没有按预期工作?
说明由于英特尔®Quartus®PrimeProEdition软件22.4及更早版本存在问题,数据包模式的BurstMin增强调度无法在F-tileInterlaken英特尔®
FPGA
IP中按预期工作。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
【INTEL(ALTERA)】为什么低延迟以太网 10G MAC 英特尔® Stratix® 10
FPGA
IP 设计示例生成完成并出错?
说明由于英特尔®Quartus®Prime专业版软件21.3版本存在问题,无法成功生成低延迟以太网10GMAC英特尔®Stratix®10
FPGA
IP设计示例。
神仙约架
·
2023-12-31 11:32
INTEL(ALTERA)
FPGA
fpga开发
用Vue-CLI搭建项目
功能:登录界面、注册界面、首页、普通用户管理页、顶楼用户管理页技术:采用前后端分离
技术开发
运行。
顾念柔
·
2023-12-31 08:04
vue.js
实验九 基于
FPGA
的计数译码显示电路设计
基本任务一:利用
FPGA
硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选m100:frediv:decoder:基本任务二:利用
FPGA
硬件平台上的4位数码管显示m10
22的卡卡
·
2023-12-31 08:40
数电实验
fpga开发
FPGA
与DSP的区别(粗略整理)
FPGA
与DSP的区别(粗略整理)一、结构特点
FPGA
a.片内有大量的逻辑门和触发器,多为查找表结构,实现工艺多为SRAMb.可以通过硬件描述语言进行快速设计和改进,能够重复编程c.掉电后一般会丢失原有逻辑配置
Clara_D
·
2023-12-31 08:39
fpga学习
FPGA
和DSP的区别
FPGA
与DSP
FPGA
与DSP的区别(粗略整理)https://blog.csdn.net/clara_d/article/details/82355397ARM,DSP,
FPGA
三者比较csdn链接
sangba2019
·
2023-12-31 08:38
ZYNQ/嵌入式
自动驾驶
自动驾驶
fpga开发
dsp开发
蜡炬教育:每个程序员的十大机器学习算法
原标题:蜡炬教育:每个程序员必须知道的十大机器学习算法作为Ai人工智能时代的程序开发者,不论是否参与了大数据、人工智能相关的
技术开发
工作,都需要了解一些常用的机器学习算法,今天蜡炬教育老师就给你推荐10
程序_人生
·
2023-12-31 08:12
HI3559AV100和
FPGA
7K690T的PCIE接口调试记录
系统主要功能是
FPGA
采集srio接口过来的图像数据,再通过pcie把数据传递给3559,3559再实现图像数据的存储、AI处理、编码输出等。
雨之小
·
2023-12-31 07:08
pcie
PCIE
3559
2019-11-26
安达网约车app开发是基于LBS定位
技术开发
的互联网出行服务平台技术。
suxiao1
·
2023-12-31 06:03
基于AM62x的ARM+
FPGA
+Codesys低成本软PLC解决方案
GPMC是AM62x、AM64x、AM437x、AM335x、AM57x等处理器专用于与外部存储器设备的接口,如:(1)
FPGA
器件(2)ADC器件(3)SRAM内存(4)NOR/NAND闪存G
深圳信迈科技DSP+ARM+FPGA
·
2023-12-31 05:16
ARM+Codesys
fpga开发
arm开发
codesys
利用
fpga
(verilog)实现SPI-flash芯片全擦除实验
最近在学习spi协议,看了看野火的视频,感觉野火的代码是一坨大便,寄存器太多了,看的眼花缭乱。跟着野火的波形图做了一遍,仿真正确但是上板没成功。看了看师兄的代码,然后自己又换了一种方法实现全擦除。最后上板成功,各位大佬有更好的见解可以和我交流,代码如下://-----------------------------------------------------------------------
守雲开见月明
·
2023-12-31 04:58
fpga开发
利用
FPGA
(verilog)实现SPI-FLASH芯片扇区擦除
一.M25P16flash芯片介绍本设计使用了M25P16flash芯片,它拥有16Mbit的空间。M25P16flash芯片有32个扇区,每个扇区有256页,每页有256个位空间。32*256*256=2097152=16M。因此它的地址有24位。它的各扇区地址如下表。二.扇区擦除原理扇区擦除(SE)指令可以按照扇区擦除Flash。和块擦除不同的是,扇区擦除是要指定扇区地址,扇区擦除前也需要发送
守雲开见月明
·
2023-12-31 04:58
fpga开发
FPGA
实现IIC接口(1)-EEPROM芯片读取数据
fpga
型号:EP4CE6F17C8开发工具:Quartusll13.0+Modelsim10.1c系统时钟:50MHZIIC
守雲开见月明
·
2023-12-31 04:25
fpga开发
算法的重要性2019-02-27
算法作为
技术开发
人员,算法技能是必不可少的,这是作为一个程序员的基本素养。不论你是做什么方向的,只要面试,算法的基本功是要保证的。其实行业内,面试或者基本考核,很多人都是因为基本的算法不过关。
swagsmile
·
2023-12-31 03:06
基于
FPGA
的数字电路(PWM脉宽调制)
二.
FPGA
设计框图把上面的描述再抽象化一下,就可以画出的模块框图。锯齿波实际上就可以用计数器生成,阈值就是一个数值而已,比较器是用来生成最后输出高低电平用的。三.代码实现设
我来挖坑啦
·
2023-12-31 00:27
fpga开发
单片机
网络
信息与通信
面试
python+django高校教材共享管理系统PyCharm 项目
本中原工学院教材共享平台采用的数据库是mysql,使用nodejs
技术开发
。在设计过程中,充分保证了系统代码的良好可读性、实用性、易扩展性、通用性、便于后期维护、操作方便以及页面简洁等特点。
计算机专业码农一枚
·
2023-12-30 18:22
python
django
pycharm
基于ssm小区物业管理系统论文
本次使用Java
技术开发
的小区物业管理系统,就是运用计算机来管理小区物业信息,该系统是可以实现报修管理,房屋管
QQ1928499906
·
2023-12-30 14:35
java
java
FPGA
设计时序约束十四、Set_External_Delay
setexternaldelay如字面含义,设置外部的时延值,但这个外部时延主要是指反馈时延,即信号从
FPGA
的output端口输出后经过外部电路回到输入端口的时延值。
知识充实人生
·
2023-12-30 13:53
FPGA所知所见所解
fpga开发
时序约束
Vivado
锁相环
外反馈延时
【INTEL(ALTERA)】quartus 23版本以上,编译出现QSF 文件中缺少此赋值
错误“英特尔
FPGA
IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为OSC_
神仙约架
·
2023-12-30 13:23
INTEL(ALTERA)
FPGA
fpga开发
QSPI Flash xip取指同时program过程中概率性出现usb播歌时断音
项目场景:USBAudio芯片,代码放到qspiflash中,执行代码时,客户会偶尔保存一些参数,即
FPGA
验证过程中,每隔10ms向flashinfo区烧写4个byte(取指过程一直存在,且时隙软件不可控
love混世_魔王
·
2023-12-30 13:22
#
flash调试问题汇总
qspi
flash
usb
audio
fpga验证
SOC/IC
suspend/resume
播歌断音
全网最全的AItium Designer 16下载资源与安装步骤
该平台拓宽了板级设计的传统界面,全面集成了
FPGA
设计功能和SOPC设计实现功能,从而允许工程设计人员能将系统设计中的
FPGA
与PCB设计及嵌入式设计集成在一起。由于AltiumDesign
王哥来了快跑
·
2023-12-30 13:19
交换机
fpga开发
嵌入式
【重磅新品】小眼睛科技推出紫光同创盘古系列
FPGA
开发板套件,盘古200K开发板,紫光同创PG2L200H,Logos2系列
FPGA
,即现场可编程门阵列,作为可重构电路芯片,已经成为行业“万能芯片”,在通信系统、数字信息处理、视频图像处理、高速接口设计等方面都有不俗的表现。
小眼睛FPGA
·
2023-12-30 07:32
fpga开发
FPFA
fpga开发
科技
STM32传输
FPGA
业务
1、实现功能:
FPGA
芯片两个信号管脚分别是TTL_RX与TTL_TX,stm32读取
FPGA
采集信号TTL_RX的数据,再写到
FPGA
中通过TTL_TX发送出去,实现
FPGA
串口功能2、大概方法:①、
weixin_41719055
·
2023-12-30 06:31
fpga开发
stm32
嵌入式硬件
一套基于springboot、mybaits、avue
技术开发
的医院绩效考核系统源码,可适应医院多种绩效核算方式
医院绩效定义:“医院工作量绩效方案”是一套以工作量(RBRVS,相对价值比率)为核算基础,以工作岗位、技术含量、风险程度、服务数量等业绩为主要依据,以工作效率和效益、工作质量、患者满意度等指标为综合考核体系,综合计量和评价的绩效分配体系。医院绩效管理系统主要用于对科室和岗位的工作量、工作质量、服务质量进行全面考核,并对科室绩效工资和岗位绩效工资进行核算的系统。医院绩效管理系统开发主要用到的管理工具
源码集结号
·
2023-12-30 06:07
人工智能
源码
spring
boot
avue
绩效考核
基于intel soc+
fpga
智能驾驶舱和高级驾驶辅助系统软件设计(三)
虚拟化操作系统介绍车载平台有逐渐融合的趋势,车载SoC的计算性能和应用快速增长,面临着多种应用在多个显示子系统融合在一起的问题,这就要求平台运行多个操作系统。虚拟化(Virtualization)技术飞速发展,系统虚拟化是虚拟化技术中的一种,随着目前CPU技术和性能的极大发展,虚拟化技术真正商用的时机已经到来。系统虚拟化是指将一台物理计算机系统虚拟化为一台或多台虚拟计算机系统。每个虚拟计算机系统(
深圳信迈科技DSP+ARM+FPGA
·
2023-12-30 06:44
Intel+FPGA
自动驾驶
fpga开发
intel
软件设计
智能驾舱
[架构之路-90]:《软件架构设计:程序员向架构师转型必备》-0-总结
前言软件行业
技术开发
从业人员众多,但具备若干年开发经验的普通的开发人员往往面临个人发展的瓶颈,即如何从普通开发人员转型成高层次的系统架构师和技术管理人员。想成为一名架构师,应当具备全面的知识体系?
文火冰糖的硅基工坊
·
2023-12-30 03:53
架构之路
架构
架构师
草图
Java智慧工地源码,Spring Cloud +UniApp +MySql
技术开发
,支持多端展示
智慧工地解决方案依托计算机技术、物联网、云计算、大数据、人工智能、VR&AR等技术相结合,为工程项目管理提供先进技术手段,构建工地现场智能监控和控制体系,弥补传统方法在监管中的缺陷,最线实现项目对人、机、料、法、环的全方位实时监控。支持多端展示(大屏、PC端、手机端、平板端)。相关技术:微服务架构+Java+SpringCloud+UniApp+MySql智慧工地平台:1个可扩展监管平台依托组件化
淘源码d
·
2023-12-30 00:56
源码
spring
boot
uni-app
人工智能
云计算
智慧工地
我的校园生活
图片发自App我们的校园座落在风景秀美的凤鸣湖畔,地处国家级经济
技术开发
区,是一个美丽的大花园。我就让你饱览一下我们校园的美景吧。图片发自App走进校门,首先映入眼帘的是一个奇特的期望雕塑喷泉。
花花like芋圆
·
2023-12-29 23:47
ssm基于JavaWeb的校园心理健康网站的设计与实现论文
本次使用Java
技术开发
的校园心理健康网站,就是运用计算机来管理校园心理健康信息,该系统是可以实现知识文章管理
Q1744828575
·
2023-12-29 22:16
java
java
ZYNQ 7020 之
FPGA
知识点重塑笔记一——串口通信
目录一:串口通信简介二:三种常见的数据通信方式—RS232串口通信2.1实验任务2.2串口接收模块的设计2.2.1代码设计2.3串口发送模块的设计2.3.1代码设计2.4顶层模块编写2.4.1代码设计2.4.2仿真验证代码2.4.3仿真结果2.4.4板上验证一:串口通信简介通信方式一般分为串行通信和并行通信。并行通信是指多比特数据同时通过并行线进行传送。这种传输方式通信线多、成本高,故不宜进行远距
都教授_
·
2023-12-29 13:07
FPGA掌握不牢固的知识点重塑
fpga开发
笔记
小梅哥Xilinx
FPGA
学习笔记17——模块化设计基础之加减法计数器
目录一:章节导读1.1任务要求1.2模块功能划分二:代码设计2.1灯控制逻辑(led_ctrl)2.2按键消抖模块(key_filter)2.3顶层模块(key_led)2.4引脚绑定一:章节导读在相对大一点的工程设计过程中,设计内容通常不会写在一个设计文件而是会针对不同的功能设计出不同的子文件,最后在顶层文件中再进行例化调用。1.1任务要求在上面设计并验证了独立按键的消抖,这里基于上一讲的按键消
都教授_
·
2023-12-29 13:37
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
【PXIE301-208】基于PXIE总线架构的Serial RapidIO总线通讯协议仿真卡
该板卡采用Xilinx的高性能Kintex系列
FPGA
作为主处理器,实现各个接口之间的数据互联、处理以及实时信号处理。
北京青翼科技
·
2023-12-29 13:36
fpga开发
小梅哥Xilinx
FPGA
学习笔记18——专用时钟电路 PLL与时钟向导 IP
目录一:IP核简介(具体可参考野火
FPGA
文档)二:章节导读三:PLL电路原理3.1PLL基本实现框图3.2PLL倍频实现3.3PLL分频实现四:基于PLL的多时钟LED驱动设计4.1配置ClockingWizard
都教授_
·
2023-12-29 13:05
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
html5转原生应用,浅谈HTML5如何取代原生应用
原标题:浅谈HTML5如何取代原生应用HTML5的发展与兴起,有用户的需求在推动,有
技术开发
者的需求在推动,更有巨大的商业利益在推动。
恋爱大魔头
·
2023-12-29 12:15
html5转原生应用
小梅哥Xilinx
FPGA
学习笔记19——IP 核使用之 ROM
而事实上在
FPGA
中通过
都教授_
·
2023-12-29 09:45
小梅哥Xilinx
ZYNQ
7000系列学习笔记
fpga开发
学习
笔记
小梅哥Xilinx
FPGA
学习笔记16——FSM(状态机)的学习
目录一、状态机导读1.1理论学习1.2状态机的表示1.3状态机编码1.4状态机描述方式二、实战演练一(来自野火)2.1实验目标2.2模块框图2.3状态转移图绘制2.4设计文件2.5仿真测试文件2.6仿真结果三、实战演练二(来自野火)3.1实验目标3.2模块框图3.3状态转移图绘制3.4设计文件3.5仿真测试文件3.6仿真结果四、实战演练三(来自小梅哥)4.1实验目标4.2模块框图4.3端口功能描述
都教授_
·
2023-12-29 08:04
fpga开发
学习
笔记
2024年Polkadot值得期待的4个方向
今年Polkadot专注
技术开发
,实现多个重要里程碑,包括正式交付波卡1.0版本列出的所有功能和特点。在今年6月的PolkadotDecoded20
Moonbeam Community
·
2023-12-29 03:10
投稿文章
科普文章
区块链
Polkadot
Actel---ProASIC®3 Flash Family
FPGA
s with Optional Soft ARM® Support
ProASIC®3FlashFamily
FPGA
swithOptionalSoftARM®SupportFeaturesandBenefitsHighCapacity•30kto1MillionSystemGates
Embeded_FPGA
·
2023-12-29 02:18
arm开发
FPGA
SRAM
FIFO
LUT
上一页
19
20
21
22
23
24
25
26
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他