E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
FPGA数字图像处理
明德扬
FPGA
开发板XILINX-K7核心板Kintex7 XC7K325 410T工业级
MP5650核心板采用XILINX公司Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin镀金连接器与母板连接,核心板四个脚放置了4个3.5mm固定孔,此孔可以与底板通过螺丝紧固,确保了在强烈震动的环境下稳定运行。这款MP5650核心板能够方便用户对核心板的二次开发利用。核心板使用XILINX的KINTE
MDYFPGA
·
2024-01-18 21:03
FPGA
K7核心板
K7325T
fpga开发
开发板
FPGA
K7325T
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(二)
本篇我们重点介绍下项目中
FPGA
与AD9129互联的原理图设计,包括LVDSIO接口设计、时钟电路以、供电设计以及PCB设计。
FPGA技术实战
·
2024-01-18 21:03
Xinx
FPGA硬件设计
FPGA外设接口设计
笔记
fpga开发
硬件设计
AD9129
FPGA
之 寄存器、触发器、锁存器
每个slice有8个存储元素,每个存储元素如下图所示:其中四个为DFF/LATCH,可以配置为边沿触发D型触发器或电平敏感锁存器输入上图。D输入可以通过AFFMUX,BFFMUX,CFFMUX或DFFMUX的LUT输出直接驱动,也可以通过AX,BX,CX或DX输入绕过函数发生器的BYPASSslice输入直接驱动。当配置为锁存器时,当CLK为低电平时,锁存器是透明的。另外四个为仅为DFF,它们只能
行者..................
·
2024-01-18 16:23
FPGA
fpga开发
FPGA
的电路结构概述
文章目录1.引言2.
FPGA
的一般结构2.1概要2.2
FPGA
三部分构成间的关系:3.小结1.引言结构决定原理。原理未必决定结构。理解
FPGA
结构,进而能阐明其工作原理很有必要。
中年阿甘
·
2024-01-18 13:48
我的FPGA学习
fpga开发
【LabVIEW
FPGA
入门】
FPGA
中的数学运算
数值控件选板上的大部分数学函数都支持整数或定点数据类型,但是需要请注意,避免使用乘法、除法、倒数、平方根等函数,此类函数比较占用
FPGA
资源,且如果使用的是定点数据或单精度浮点数据仅适用于
FPGA
终端。
東方神山
·
2024-01-18 08:16
FPGA】
labview
LabVIEW
FPGA
分享三篇早期的
FPGA
布局布线论文
1.PathFinder:一种基于协商和性能驱动的
FPGA
布线器LarryMCMURCHIE,CarlEBELING.PathFinder:ANegotiation-BasedPerformance-DrivenRouterfor
FPGA
s
中年阿甘
·
2024-01-18 08:10
fpga开发
EDA
强化学习
【INTEL(ALTERA)】F-Tile 25G 以太网
FPGA
IP RX MAC IP 报告 FCS 错误?
说明当接收来自链路伙伴的外部流量时,F-Tile25G以太网英特尔®
FPGA
IPRXMACIP使用恢复时钟(o_clk_rec_div64)计时,观察到FCS错误,并且恢复的时钟可能超过ppm差异。
神仙约架
·
2024-01-18 08:07
INTEL(ALTERA)
FPGA
fpga开发
F-Tile
python
数字图像处理
基础(七)——直方图均衡化、傅里叶变换
目录直方图均衡化均衡化原理均衡化效果标准直方图均衡化自适应直方图均衡化傅里叶变换原理低通滤波高通滤波直方图均衡化均衡化原理图像均衡化是一种基本的图像处理技术,通过更新图像直方图的像素强度分布来调整图像的全局对比度。这样做可以使低对比度的区域在输出图像中获得更高的对比度。简单理解:改变图像对比度,让色彩更丰富,灰度值直方图:瘦高->均衡本质上,直方图均衡化的工作原理是:1.计算图像像素强度的直方图2
_hermit:
·
2024-01-18 08:48
数字图像处理
python
计算机视觉
开发语言
python
数字图像处理
基础(四)——图像平滑处理、形态学操作、图像梯度
目录图像平滑处理(滤波操作)1.均值滤波blur()2.方框滤波boxFilter()3.高斯滤波GaussianBlur()4.中值滤波medianBlur()形态学操作morphology1.腐蚀操作2.膨胀操作3.开运算cv2.morphologyEx()4.闭运算cv2.morphologyEx()5.梯度运算6.礼帽与黑帽计算图像梯度1.Sobel算子2.Scharr算子3.laplac
_hermit:
·
2024-01-18 08:48
数字图像处理
python
计算机视觉
opencv
python
数字图像处理
基础(五)——Canny边缘检测、图像金字塔、图像分割
目录Canny边缘检测原理步骤图像金字塔1.高斯金字塔2.拉普拉斯金字塔图像分割图像轮廓检测1.检测轮廓2.绘制轮廓3.补充Canny边缘检测梯度是什么?梯度就是变化的最快的那个方向edge=cv2.Canny(image,threshold1,threshold2[,edges[,apertureSize[,L2gradient]]])第一个参数是需要处理的原图像,该图像必须为单通道的灰度图;第
_hermit:
·
2024-01-18 08:48
数字图像处理
python
计算机视觉
opencv
python
数字图像处理
基础(二)——图像基本操作、滑动条、鼠标操作
目录图像读取与显示读取视频与查看属性图像保存保存视频图像属性打印遍历图像的所有像素点的RGB值图像边界填充数值计算图像大小变化图像窗口滑动条的创建和使用鼠标操作importcv2importnumpyasnpimportmatplotlib.pyplotasplt图像读取与显示图像读取cv2.MREAD_COLOR:彩色图像或用1cv2.IMREAD_GRAYSCALE:灰度图像或用0img=cv
_hermit:
·
2024-01-18 07:12
数字图像处理
python
计算机外设
opencv
计算机视觉
图像处理
K001 ENCP视频编码芯片
K001ENCP是一款面向
FPGA
平台的极低代价,极高性能,中下质量的编码器。
fantasy_arch
·
2024-01-18 06:42
音视频
【Python
数字图像处理
】基于LAB空间的图像去阴影方法
目录整体架构流程(1)阴影区域检测①LAB颜色空间②阴影检测③代码(2)阴影去除①在LAB空间上对单独目标区域去除阴影②处理每个阴影区域③代码(3)阴影边缘校正①中值滤波器的实现②调用中值滤波器③代码效果展示①环境图片②文档上的阴影全部代码基于CNN的进阶方法参考文献概要阴影检测和去除是许多计算机视觉应用中的一项重要的预处理任务。在图像分割过程中,阴影可能会产生错误的片段。此外,在对象检测算法中,
Sobe__
·
2024-01-18 06:59
python
图像处理
智能抠图软件一键去除背景
在
数字图像处理
中,抠图是一项常见的任务,它涉及到将图片中的某个对象与背景分离。如今,随着技术的发展,我们不再需要复杂的软件和专业技能,就可以使用在线工具轻松完成这一任务。
yun132792
·
2024-01-18 03:54
音视频
html5
SFP/SFP+/QSFP/QSFP+光模块和GTP/GTX/GTH/GTZ/GTY/GTM高速收发器
GTZ/GTY/GTM高速收发器SFP/SFP+/QSFP/QSFP+光模块概述SFPSFP+QSFPQSFP+关键参数说明GTP/GTX/GTH/GTZ/GTY/GTM高速收发器区别XILINX7系列
FPGA
一只嵌入式爱好者
·
2024-01-18 01:18
fpga开发
光模块
高速收发器
fpga
供电电压偏低会怎样_[走近
FPGA
]之开发板介绍篇
开发板概述在走近
FPGA
预告篇中,我们已经提到了系列文章使用的开发平台,硬木课堂XilinxArtix7
FPGA
板,如下图所示。
weixin_39758696
·
2024-01-17 22:23
fpga供电电压偏低会怎样
fpga原理和结构
pdf
fpga摄像头模块
ucenter接口开发手册
开发板
集成下载器
jtag
彩色模型之生成RGB彩色立方体的隐藏面和剖面的python实现(不同通道如何合作以产生不同的颜色)——
数字图像处理
原理图像表示:图像通常是由像素组成的二维矩阵。对于彩色图像,通常有三个通道(红、绿、蓝),每个通道都有一个矩阵。颜色空间:RGB(红、绿、蓝)是最常见的颜色空间,其中每个像素由三个分量表示。其他颜色空间包括灰度(只有一个通道表示亮度)、HSV(色相、饱和度、亮度)等。**通道合并与分离:**图像的颜色通道可以合并成一个多通道图像,也可以从多通道图像中分离出各个通道。代码实现下图提示生成3个RGB分
筱筱西雨
·
2024-01-17 20:35
图像处理
python
开发语言
人工智能
图像处理
opencv
基于
FPGA
&WS2812B的贪吃蛇方案设计(含源码)
第1章基于
FPGA
&WS2812B的贪吃蛇方案设计1.2贪吃蛇游戏系统的功能需求分析为了更好的实现我们的贪吃蛇游戏系统,我们需要对项目进行功能分析,利于我们对整个系统的分析、架构。
混子王江江
·
2024-01-17 19:14
FPGA
fpga开发
Intel
FPGA
开发工具 Quartus/ModelSim 20.1.1 安装
官网下载地址:DownloadCenterfor
FPGA
s官网下载需要注册账号,这里也把下图中的所有文件都放到百度网盘。
睡觉学习三餐
·
2024-01-17 18:46
现代
数字图像处理
---lena图像处理
实现幂律变换,对lena图像(灰度)进行处理,观察在不同gamma数值下图像的变化和特点。观察lena图像的直方图,实现lena图像的直方图均衡,观察效果。代码及内容展示和分析:1.1选用c*log(x,base)来处理lena的每一个像素,并取不同的参数和底数importcv2ascvimportnumpyasnpimportmathLena=cv.imread(‘lena.jpeg’,0)q=
启程.py
·
2024-01-17 14:24
lena图像处理
图像处理
python
学习
数字图像处理
-频率域滤波
一、实验原理频率域滤波是对图像进行傅里叶变换,将图像由图像空间转换到频域空间,然后在频率域中对图像的频谱作分析处理,以改变图像的频率特征,原理是用傅里叶变换表示的函数特征完全可以通过傅里叶反变换来重建,而且不会丢失任何信息(因为任何周期或非周期函数都可以表示为不同频率的正弦函数和余弦函数之和的形式)。实际上,空间域滤波和频率域滤波经常是对应的:空间滤波实际上是图像与各种空间滤波器(模板)的卷积,而
孔_
·
2024-01-17 14:54
数字图像处理
matlab
图像处理
计算机视觉
【
FPGA
/verilog -入门学习17】vivado 实现串口自发自收程序
1,需求PC使用串口助手给
FPGA
板发送9600波特率的数据,
FPGA
板接收到数据后,回复同样的数据给PC2,需求分析按模块可以划分为:rx接收模块,将输入的8位并行rx数据转换成[7:0]rx_data
王者时代
·
2024-01-17 10:31
verilog
&FPGA
fpga开发
SDRAM小项目——命令解析模块
简单介绍:在
FPGA
中实现命令解析模块,命令解析模块的用来把pc端传入
FPGA
中的数据分解为所需要的数据和触发命令,虽然代码不多,但是却十分重要。
小天才dhsb
·
2024-01-17 10:28
fpga开发
【LabVIEW
FPGA
入门】使用数字IO卡实现计数器输入功能
方法1:1.首先需要用一个数字IO的输入
FPGA
端口,并将其拖入程序框图中,同时创建一个循环。2.如果想要在循环中实现累加功能,就可以使用移位寄存器。
東方神山
·
2024-01-17 09:56
FPGA】
labview
LabVIEW
FPGA
C语言
数字图像处理
(十):Otus算法,移动平均和区域生长算法
0.前言这是C语言
数字图像处理
系列的最后一章。作为这个博客帐户的第一个系列和作品,很高兴看到了一百多位新增的粉丝,也非常感谢大家在这两周陪伴!
Wilson_ZheLIN
·
2024-01-17 05:08
C语言数字图像处理
图像处理
c语言
算法
均值算法
C语言
数字图像处理
(六):低通滤波器和高通滤波器
0.完整仓库&教程:这一章节的完整代码在:Chapter6.LowPassFilterandHighPassFilter如果你喜欢这个系列的文章或者感觉对你有帮助,请给我的仓库一个⭐️。1.低通滤波器1.1理想低通滤波器(IdealLowPassFilter)算法:首先对图像进行二维离散傅里叶变换(这部分的原理可以参考:离散傅里叶变换和重建),得到每个像素的复数数组。每个复数的实部和虚部分别乘以(
Wilson_ZheLIN
·
2024-01-17 05:37
C语言数字图像处理
图像处理
c语言
C语言
数字图像处理
(七):图像噪声&降噪算法,同态滤波器和带阻滤波器
0.完整仓库&教程:这一章节的完整代码在:Chapter7.ImageNoiseandNoiseReduction如果你喜欢这个系列的文章或者感觉对你有帮助,请给我的仓库一个⭐️。1.同态滤波器算法:同态滤波器的过程与第六章(这部分可以参考:6:低通滤波器和高通滤波器)中的高通/低通滤波器类似:首先对图像进行二维离散傅里叶变换DFT(这部分原理需要理解:5:二维离散傅里叶变换和重建),得到每个像素
Wilson_ZheLIN
·
2024-01-17 05:37
C语言数字图像处理
图像处理
c语言
傅里叶分析
均值算法
信号处理
【INTEL(ALTERA)】错误 (14566): 由于与现有约束 (1 HSSI_Z1578A_CLUSTER) 冲突,拟合器无法放置 0 个外围组件。
说明由于英特尔®Quartus®Prime专业版软件23.2版本存在问题,针对IntelAgilex®7AGI041设备时,使用面向PCIExpress*的R-TileAvalon®Streaming英特尔®
FPGA
IP
神仙约架
·
2024-01-17 03:27
INTEL(ALTERA)
FPGA
fpga开发
基于Mcrosemi M2S090T
FPGA
的 imx991 SWIR的SLVS解码(一)
目录一、平台介绍二、器件的简介1、imx991SWIRImageSensor2、M2S090T三、工程1、imx991寄存器配置一、平台介绍工程开发平台:LiberoVersion:20231.0.6Release:v2023.1文本编辑器:Sublimetext3二、器件的简介1、imx991SWIRImageSensorDescription:TheIMX991-AABA-Cisadiagon
江鸟的坚持
·
2024-01-17 02:16
Microsemi
SLVS
FPGA
fpga开发
Microsemi
FPGA开发
Sony
相机
FPGA
原理图细节--画引脚
BGA引脚表示1.1
FPGA
此引脚要正确和清晰,会在“PackagePin”中用到次物理接口1.2,MCU只用管对应的GPIO逻辑接口就可以了标识Bank电平标识出对应Bank的电平,在电路设计中可以清晰的知道对应的脚位输出电平
Kent Gu
·
2024-01-17 01:15
FPGA
fpga开发
单片机
嵌入式硬件
FPGA
(主机)STM32(从机)SPI通信(HAL库实现)
FPGA
作主机,传输ADC的数据STM32F4作从机。
花椒且喵酱
·
2024-01-16 23:28
FPGA
单片机
stm32
fpga
spi
FPGA
四选一的多路选择器(用三元运算符?:解决)
在
FPGA
设计中,这种条件运算符通常用于逻辑电路的组合和时序逻辑设计。通过使用条件运算符,可以根据不同
我来挖坑啦
·
2024-01-16 22:52
fpga开发
FPGA
移位运算与乘法
项目经验:在
FPGA
中实现乘法器确实需要消耗一定的资源。这包括
我来挖坑啦
·
2024-01-16 22:16
fpga开发
【
FPGA
& Modsim】 抢答器设计
实验题目:抢答器设计实验目的:掌握应用数字逻辑设计集成开发环境进行抢答器设计的方法;掌握时序逻辑电路设计的过程。实验内容:1、设计支持3名参赛者的抢答器,并具有主持人控制的复位功能;2、当一名参赛者按下抢答键时,对应的LED灯亮起,屏蔽其他选手;3、分析实验结果,验证电路的功能是否符合设计要求。实验步骤:1、在数字逻辑集成开发环境中新建一个抢答器工程;2、编写VerilogHDL源程序;3、编译和
去追远风
·
2024-01-16 18:09
FPGA学习记录
fpga开发
Fpga
开发笔记(二):高云
FPGA
发开发软件Gowin和高云
fpga
基本开发过程
article/details/135620590红胖子网络科技博文大全:开发技术集合(包含Qt实用技术、树莓派、三维、OpenCV、OpenGL、ffmpeg、OSG、单片机、软硬结合等等)持续更新中…
FPGA
长沙红胖子Qt软件开发
·
2024-01-16 13:17
fpga开发
fpga开发
fpga开发过程
fpga点亮led
【XILINX】Vivado 生成msc文件出现[Writecfgmem 68-4] Bitstream at address 0x00000000 has size 84989156 bytes
Bitstreamataddress0x00000000hassize84989156byteswhichcannotfitinmemoryofsize8388608bytes.MCS和Bit文件BIT-->JTAG-->
FPGA
神仙约架
·
2024-01-16 12:10
xilinx
fpga开发
mcs
【INTEL(ALTERA)】Quartus无法为 F-Tile PMA/FEC Direct PHY 英特尔®
FPGA
IP启用锁定至参考 (LTR) 模式在,怎么办
说明由于英特尔®Quartus®PrimeProEdition软件23.1及更早版本存在问题,无法为F-TilePMA/FECDirectPHY英特尔®
FPGA
IP启用锁定至参考(LTR)模式。
神仙约架
·
2024-01-16 12:40
INTEL(ALTERA)
FPGA
fpga开发
F-Tile
PMA
【
FPGA
& Modsim】数字频率计
moduleflag(clk,rst_n,cnt);inputclk;inputrst_n;output[2:0]cnt;reg[31:0]count;reg[2:0]cnt;always@(posedgeclkornegedgerst_n)beginif(~rst_n)begincount=32'd24999)begincnt=3'd6)begincnt==1'b1)beginbcd_valid
去追远风
·
2024-01-16 12:10
FPGA学习记录
fpga开发
【INTEL(ALTERA)】错误 (19021):相同的文件名 xx 用于不同的 IP 文件。同一个名称不能用于多个 IP 文件。
说明由于在英特尔®Quartus®PrimeProEdition软件版本22.3上运行CVP设计时出现问题,使用IP升级工具自动更新复位释放英特尔®
FPGA
IP可能会导致同一IP的.qip和.ip文件包含在英特尔
神仙约架
·
2024-01-16 12:36
INTEL(ALTERA)
FPGA
fpga开发
Zynq7020 使用 Video Processing Subsystem 实现图像缩放
1、前言没玩过图像缩放都不好意思说自己玩儿过
FPGA
,这是CSDN某大佬说过的一句话,鄙人深信不疑。。。
攻城狮Wayne
·
2024-01-16 12:17
fpga开发
FPGA
时序分析实例篇(上)------逻辑重组和DSP资源合理利用
声明:本文章转载自
FPGA
开源工坊,作者xiaotudou在开始之前,有个预备知识:当时序不满足下列给出的图的要求时,STA分析(静态时序分析)会报错,在低频时可能忽略不计可以正常运行,但是频率上去之后很有可能会导致电路功能的错误
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
FPGA
时序分析实例篇(下)------底层资源刨析之FDCE和Carry进位链的合理利用
声明:本文章部分转载自傅里叶的猫,作者猫叔本文章部分转载自
FPGA
探索者,作者肉娃娃本文以Xilinx7系列
FPGA
底层资源为例。
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
FPGA
节省资源篇------正确处理设计优先级
本文将介绍一种
FPGA
设计技术,该技术可以改变
FPGA
设计的规模大小和使用性能。单级逻辑你可以在Xilinx的
FPGA
中使用可配置逻辑块CLB中的查找表LUT和触发器DFF来实现简单的
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
基于
FPGA
的UART多字节环回实验verilog代码(含帧头帧尾和解码部分)
带仿真工程,数据帧格式如下图:发送数据为:aaff03000E03B186100040011100000000000000110000000000111155CC效果如图:仿真效果图:参考以下文章和视频:
FPGA
芯想是陈
·
2024-01-16 10:10
FPGA
fpga开发
Verilog语法——6.测试文件使用for和random语句进行赋值
参考资料【明德扬_verilog零基础入门语法HDL仿真快速掌握-手把手教你写
FPGA
/ASIC代码设计流程中的应用】6.测试文件使用for和random语句进行赋值6.1for语句的使用题目要求:涉及到
鸥梨菌Honevid
·
2024-01-16 10:09
FPGA
fpga开发
FPGA
引脚 & Bank认知--
FPGA
选型的一些常识
关键字HPI/OBanks,HighperformanceTheHPI/Obanksaredeisgnedtomeettheperformancerequirementsofhigh-speedmemoryandotherchip-to-chipinterfacewithvoltagesupto1.8V.HRI/OBanks,HighRangeTheHRI/Obanksaredesignedtos
Kent Gu
·
2024-01-16 10:09
FPGA
fpga开发
【
FPGA
& Modsim】数字时钟
实验题目:数字时钟设计实验目的:掌握数字时钟的工作原理;掌握使用数字逻辑设计集成开发环境分模块设计数字时钟的方法。实验内容:1、创建一个数字时钟工程,使用六位数码管实时显示时/分/秒。3、时钟应具有稳定的计时功能,能够连续运行并准确显示时间。实验步骤:1、明确实验要求,确定系统功能,设计整体方案。2、按照实现功能将数字时钟设计系统划分为时钟基准、显示驱动、按键控制等模块。3、使用VerilogHD
去追远风
·
2024-01-16 10:39
FPGA学习记录
fpga开发
【
FPGA
& Modsim】序列检测
实验题目:序列检测器设计实验目的:掌握应用数字逻辑设计集成开发环境进行序列检测器设计的方法;掌握时序逻辑电路设计的过程。实验内容:1、设计一个序列检测器,用于检测输入数据中的特定序列“10010”。2、实现一个电路,当检测到该序列时,输出为1,否则为0。3、分析实验结果,验证电路的功能是否符合设计要求。实验步骤:1、在数字逻辑集成开发环境中新建一个序列检测器工程;2、编写VerilogHDL源程序
去追远风
·
2024-01-16 10:39
fpga开发
【
FPGA
& Verilog】4bitBCD码加法器+7段数码管
顶层文件:moduleadd_bcd(input[9:0]I_1,input[9:0]I_0,inputclk,inputrst_n,output[7:0]seg,output[7:0]value,outputselect,output[3:0]encode_1,output[3:0]encode_0,output[3:0]high_bit,output[3:0]low_bit);assignva
去追远风
·
2024-01-16 10:09
FPGA学习记录
fpga开发
数字前端/
FPGA
设计——握手与反压问题
声明:本文来自0431大小回前言:在芯片设计或者
FPGA
设计过程中,流水设计是经常用到的,但是考虑数据安全性,需要与前后级模块进行握手通信,这时候就需要对流水数据进行反压处理,本文将具体介绍握手与反压。
芯想是陈
·
2024-01-16 10:38
FPGA
fpga开发
嵌入式硬件
硬件架构
上一页
8
9
10
11
12
13
14
15
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他