E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Linx
基于Xi
linx
Kintex-7 FPGA K7 XC7K325T PCIeX8 四路光纤卡226
基于Xi
linx
Kintex-7FPGAK7XC7K325TPCIeX8四路光纤卡正在上传…重新上传取消一、板卡概述板卡主芯片采用Xi
linx
公司的XC7K325T-2FFG900FPGA,pin_to_pin
hexiaoyan827
·
2024-01-18 21:35
2020
软件无线电处理平台
图形图像硬件加速器
Net
FPGA
万兆网络
四路光纤卡
基于Xi
linx
K7-410T的高速DAC之AD9129开发笔记(一)
引言:从本文开始,我们介绍下项目中设计的并行LVDS高速DAC接口设计,包括DAC与FPGA硬件接口设计、软件设计等。项目设计高速DAC采用了ADI公司的AD9129,该芯片最大更新速率5.7Gsps,该芯片在宽带通信应用、LTE、雷达信号产生、干扰机等领域有广泛应用。1.AD9129概述AD9129是高性能14位RF数模转换器(DAC),支持最高达2.85GSPS的数据速率。DAC内核基于一个四
FPGA技术实战
·
2024-01-18 21:34
FPGA外设接口设计
Xinx
FPGA硬件设计
笔记
fpga开发
硬件设计
DAC
数字信号处理(四)CIC IP核滤波器详解(一)
VivadoCICIP核滤波器详解(一)引言:从本文开始,我们详细介绍Xi
linx
CICIP核滤波器相关知识,包括CICIP核提供的特性、IP核接口描述以及IP核设计指导等相关内容。
FPGA技术实战
·
2024-01-18 21:04
FPGA数字信号处理
Vivado
提高Xi
linx
FPGA Flash下载速度
最近在编写完FPGA逻辑,成功生成.bin文件后,可以通过Vivado软件进行设置,提高烧写速度。操作如下:(1)布局布线完成后,点击OpenImplementation。(2)点击Tool----->EditDeviceProperties...(3)General----->EnableBitstreamCompression----->TRUE,选择压缩数据流,提高下载速度。(4)Confi
FPGA技术实战
·
2024-01-18 21:04
Xinx
FPGA硬件设计
Vivado
fpga开发
硬件设计
FPGA
Xi
linx
FPGA DDR3设计(三)DDR3 IP核详解及读写测试
引言:本文我们介绍下Xi
linx
DDR3IP核的重要架构、IP核信号管脚定义、读写操作时序、IP核详细配置以及简单的读写测试。01.DDR3IP核概述7系列FPGADDR接口解决方案如图1所示。
FPGA技术实战
·
2024-01-18 21:04
fpga开发
tcp/ip
网络协议
SOM-TLK7是一款基于Xi
linx
Kintex-7系列FPGA自主研发的核心板
核心板简介基于Xi
linx
Kintex-7系列FPGA处理器;FPGA芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,NORFLASH256Mbit,DDR3512M
Tronlong创龙
·
2024-01-18 21:34
Xilinx
Kintex-7
Xilinx
Kintex-7
FPGA
创龙基于Xi
linx
Kintex-7系列高性价比FPGA开发板SFP+接口
处理器Xi
linx
Kintex-7系列FPGA处理器,芯片型号为XC7K325T-2FFG676I,兼容XC7K160T/410T-2FFG676I,高达326K逻辑单元,840个DSPSlice,硬件如下图
Tronlong_
·
2024-01-18 21:34
产品说明
关于7系列FPGA LVDS和LVDS_25 I/O Bank兼容问题
说明:我们在设计外设和Xi
linx
7系列FPGA互联时,经常会用到LVDS接口。如何正确的保证器件之间的互联呢?本博文整理了Xi
linx
官方相关技术问答,希望能给开发者一些指导。
FPGA技术实战
·
2024-01-18 21:34
FPGA
LVDS
兼容
差分信号
数字信号处理(一):Xi
linx
Vivado DDS IP核设计实例(文末附源码)
前言在数字信号处理时我们经常会用到数字变频,包数字下变频(DDC)和数字上变频(DUC),这其中会用到Xi
linx
公司的DDSIP核或者Altera公司的NCOIP核来产生本振频率,以现数字域信号频谱搬移
FPGA技术实战
·
2024-01-18 21:34
FPGA数字信号处理
明德扬FPGA开发板XI
LINX
-K7核心板Kintex7 XC7K325 410T工业级
MP5650核心板采用XI
LINX
公司Kintex-7系列的XC7K325T-2FFG900I/XC7K410T-2FFG900I作为主控制器,核心板采用4个0.5mm间距120Pin镀金连接器与母板连接
MDYFPGA
·
2024-01-18 21:03
FPGA
K7核心板
K7325T
fpga开发
开发板
FPGA
K7325T
明德扬XI
LINX
-K7-325T/410T核心板数据手册
明德扬Kintex-7系列MP5650核心板M24C02-WMN6TP是基于I2C总线的EEPROM存储器件,遵循二线制协议,它具有接口方便,体积小,数据掉电不丢失等特点。EEPROM硬件连接的示意图:产品手册
MDYFPGA
·
2024-01-18 21:03
K7核心板
K7325T
FPGA
大数据
基于Xi
linx
K7-410T的高速DAC之AD9129开发笔记(二)
引言:上一篇文章我们简单介绍了AD9129的基础知识,包括芯片的重要特性,外部接口相关的信号特性等。本篇我们重点介绍下项目中FPGA与AD9129互联的原理图设计,包括LVDSIO接口设计、时钟电路以、供电设计以及PCB设计。LVDS数据接口设计当AD9129作为FPGA外设进行互联设计时,需要考虑AD9129芯片IO接口电平,DAC芯片与K7芯片互联的IOBank。AD9129与FPGA互联接口
FPGA技术实战
·
2024-01-18 21:03
Xinx
FPGA硬件设计
FPGA外设接口设计
笔记
fpga开发
硬件设计
AD9129
10个用于Android开发的有用的Kotlin库及示例
示例:importkot
linx
.coro
Calvin880828
·
2024-01-18 11:17
Android开源框架
现代Android开发
android
kotlin
jvm
vivado 使用约束、添加和创建约束文件
使用约束VivadoIDE支持Xi
linx
设计约束(XDC)和Synopsys设计约束(SDC)文件格式。SDC格式用于定时约束,而XDC格式用于两者时间和物理约束。
cckkppll
·
2024-01-18 01:55
fpga开发
SFP/SFP+/QSFP/QSFP+光模块和GTP/GTX/GTH/GTZ/GTY/GTM高速收发器
GTX/GTH/GTZ/GTY/GTM高速收发器SFP/SFP+/QSFP/QSFP+光模块概述SFPSFP+QSFPQSFP+关键参数说明GTP/GTX/GTH/GTZ/GTY/GTM高速收发器区别XI
LINX
7
一只嵌入式爱好者
·
2024-01-18 01:18
fpga开发
光模块
高速收发器
fpga供电电压偏低会怎样_[走近FPGA]之开发板介绍篇
开发板概述在走近FPGA预告篇中,我们已经提到了系列文章使用的开发平台,硬木课堂Xi
linx
Artix7FPGA板,如下图所示。
weixin_39758696
·
2024-01-17 22:23
fpga供电电压偏低会怎样
fpga原理和结构
pdf
fpga摄像头模块
ucenter接口开发手册
开发板
集成下载器
jtag
Kotlin GlobalScope 和 CoroutineScope
packagecom.tiger.mykotlinapp.scopeimportkot
linx
.coroutines.GlobalScopeimportkot
linx
.coroutines.cancelimportkot
linx
.coroutines.delayimportkot
linx
.coroutines.launchfunmain
荭色海湾
·
2024-01-17 16:06
Kotlin
kotlin
java
intellij-idea
Kotlin Async
packagecom.tiger.mykotlinapp.scopeimportkot
linx
.coroutines.CoroutineStartimportkot
linx
.coroutines.asyncimportkot
linx
.coroutines.delayimportkot
linx
.coroutines.runBlockingfunmain
荭色海湾
·
2024-01-17 16:06
Kotlin
kotlin
java
前端
Kotlin withContext详解与suspend和inline
withContextpackagecom.tiger.mykotlinapp.scopeimportkot
linx
.coroutines.CoroutineDispatcherimportkot
linx
.coroutines.Dispatchersimportkot
linx
.coroutines.coroutineScopeimportkot
linx
.coroutines.delayimport
荭色海湾
·
2024-01-17 16:06
Kotlin
kotlin
java
开发语言
Cel
linx
NVT 摄像机 UAC.cgi 任意用户创建漏洞复现
0x01产品简介Cel
linx
NVTIPPTZ是韩国Cel
linx
公司的一个摄像机设备。
OidBoy_G
·
2024-01-17 03:07
漏洞复现
安全
web安全
xsct xsdb 调试寄存器
提示符xsdbxsct通用;老版本的vivadovitis可能没有******Xi
linx
SoftwareCommandlineTool(XSCT)v2022.1.0****SWBuild303on2022
斐非韭
·
2024-01-16 18:40
数据库
linux
服务器
kettle集群配置整理
60958990kettle实现递归https://www.cnblogs.com/wuyechun/p/6728280.html--马金菊https://my.oschina.net/majjkettle
Linx
u
dataHunter
·
2024-01-16 16:33
【XI
LINX
】使用SMPTE UHD-SDI IP时怎么约束core?
SMPTEUHD-SDIIP通过使用以下步骤指定与IP核心相关联的各种参数的值,可以自定义IP以在设计中使用:1.从IP目录中选择IP。2.双击所选IP,或从工具栏或右键单击菜单中选择“自定义IP”命令。所需约束rx_clk和tx_clk的周期必须根据要支持的最大线路速率进行约束。设计中的EDH处理器还需要多周期时钟路径约束,这些约束在核心生成时自动提供。12G时钟频率支持12G-SDI必须将SM
神仙约架
·
2024-01-16 12:11
xilinx
fpga开发
SDI
时序约束
12G
SDI
【XI
LINX
】Vivado 生成msc文件出现[Writecfgmem 68-4] Bitstream at address 0x00000000 has size 84989156 bytes
项目场景:Vivado生成msc文件出现[Writecfgmem68-4]Bitstreamataddress0x00000000hassize84989156byteswhichcannotfitinmemoryofsize8388608bytes.MCS和Bit文件BIT-->JTAG-->FPGA;--掉电易失BIT-->mcs-->FLASH-->FPGA--上电配置1、mcs文件Xili
神仙约架
·
2024-01-16 12:10
xilinx
fpga开发
mcs
Zynq7020 使用 Video Processing Subsystem 实现图像缩放
目前市面上主流的FPGA图像缩放方案如下:1:Xi
linx
的HLS方案,该方案简单,易于实现,但只能用于Xi
linx
自家的FPGA;2:非纯Verilog方案,大部分代码使用Verilog实现,但中间的
攻城狮Wayne
·
2024-01-16 12:17
fpga开发
FPGA时序分析实例篇(下)------底层资源刨析之FDCE和Carry进位链的合理利用
声明:本文章部分转载自傅里叶的猫,作者猫叔本文章部分转载自FPGA探索者,作者肉娃娃本文以Xi
linx
7系列FPGA底层资源为例。
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
FPGA节省资源篇------正确处理设计优先级
单级逻辑你可以在Xi
linx
的FPGA中使用可配置逻辑块CLB中的查找表LUT和触发器DFF来实现简单的
芯想是陈
·
2024-01-16 10:40
FPGA
fpga开发
Zynq7000系列 PSPL交互之DDR数据读取正确性问题
数据内容不一致导致读取数据错误的问题,想起来了简单记录一下Zynq的PS在运行过程中,通过DDR控制器对DDR存储器进行访问,为了加快访问速度,常常将一些数据缓存在cache中,而且不是针对一个数据数据缓存,而是一批(Xi
linx
La fille, Lynn!
·
2024-01-16 03:07
学习FreeRTOS
FreeRTOS
cobra:安装与使用
mkdirCOBRAcdCOBRAgitclonehttps://github.com/
linx
ingchen/cobra.gitcdcobrapythonsetup.pyinstallpythoncobra.py-h
CAAS_IFR_zp
·
2024-01-15 22:26
数据分析
具于xi
linx
FPGA的可动态配置DDS频率控制字的DDS IP核使用例程详解
目录1概述2IPexamples功能3IP使用例程4注意事项5DDSIPExamples下载位置1概述本文用于讲解xi
linx
IP的ddsipexamples(动态配置频率)的功能说明,方便使用者快速上手
风中月隐
·
2024-01-14 22:48
FPGA
fpga开发
DDS
频率控制字
vivado
xilinx
linux 权限500 0是什么意思,linux用户类型与文件权限介绍
在
linx
u里面将系统分为三类,分别为:1、管理员:即root,UID号为0.拥有所有系统权限,由于权限过大,为了安全起见,没有必要尽量不要用root登录系统。
租租车国内租车
·
2024-01-14 22:46
linux
权限500
0是什么意思
那个陪我异地恋9年的姑娘
作者|林小西来源|林小西(ID:mr
linx
iaoxi)你好哇,我是林小西。今天是传统的七夕节,祝你节日快乐哇~今天想来写一写自己的恋爱故事。没错,就是标题写的,我们在一起已经是第9个年头了。
林小西
·
2024-01-14 16:09
FPGA_ZYNQ_XADC
FPGABD工程1.1新建工程1.2搭建FPGABD工程1.3生成bit文件导入硬件加载SDK2.新建SDK工程3.代码分析代码分析总体步骤:前言使用芯片内部XADC采集片上电压以及温度一、ADC介绍Xi
linx
7
小白520号
·
2024-01-14 15:04
fpga
【FPGA】Xi
linx
_ZYNQ7Z020——6. PS定时器中断
文章目录6.PS定时器中断工程创建SDK下载调试6.PS定时器中断工程创建复制之前的ps_hello工程在弹出的对话框中填写新的工程名“ps_timer”,选择创建工程子目录PS里的定时器,因为不需要管脚输出,就不用配置管脚SDK运行SDK&
xyz_
·
2024-01-14 15:04
FPGA
Xi
linx
_ZYNQ7020_自定义IP开发文档
系统设计本文档中的示例实验的系统设计框图如下图所示。[外链图片转存失败,源站可能有防盗链机制,建议将图片保存下来直接上传(img-2FaM6NWy-1582858270651)(media/aab71e0ee5f6d827823f26628900ce6d.png)]ZYNQ芯片的PL部分也就是FPGA部分,定义了一个用户逻辑的IP,实现将两个输入的32bit的数据相加。自定义的用户逻辑IP中设计了
weixin_43354598
·
2024-01-14 15:04
技术文档
实验记录
嵌入式
linux
fpga
Xi
linx
ZYNQ简介
ZYNQ是赛灵思公司(Xi
linx
)推出的新一代全可编程片上系统(APSoC),它将处理器的软件可编程性与FPGA的硬件可编程性进行完美整合,以提供无与伦比的系统性能、灵活性与可扩展性。
耐心的小黑
·
2024-01-14 15:33
#
ZYNQ学习笔记
fpga
zynq
arm
A
LINX
_ZYNQ_MPSoC开发平台FPGA教程:PL的点灯实验
前言目标:每秒翻转一次LED我会在前言中记录自己通过本实验学到的东西ZYNQ-7000的PL部分使用的时钟是200M的差分时钟,通过有源晶振提供(有源:一上电就产生时钟信号),而PS部分使用的也是有源时钟,但是是50M的单端时钟由于PL部分的200M差分时钟,因此需要使用IBUFDS将差分时钟转为单端时钟,如下图正文一、点灯设计程序要实现1秒翻转,就需要一个1秒的计数器,而使用的时钟是200M,那
崽崽今天要早睡
·
2024-01-14 15:02
#
▶FPGA入门例程
fpga开发
ZYNQ学习笔记(三)---Xi
linx
软件工具介绍与FPGA开发流程
我打算先从片上的PL部分下手,先学习FPGA部分,所以今天我要重点介绍的是关于Xi
linx
软件工具集和FPGA设计与开发的基本流程,当然对于整个
Zhou1f_SUDA
·
2024-01-14 15:32
fpga
arm
FPGA系统性学习笔记连载_Day4 Xi
linx
ZYNQ7000系列 PS、PL、AXI 、启动流程基本概念篇
四、ZYNQ芯片内部用硬件实现了AXI总线协议,包括9个物理接口,分别为AXI-GP0~AXIGP3,AXI-HP0~AXI-HP3,AXI-ACP接口。1、AXI_ACP接口,是ARM多核架构下定义的一种接口,中文翻译为加速器一致性端口,用来管理DMA之类的不带缓存的AXI外设,PS端是Slave接口。2、AXI_HP接口,是高性能/带宽的AXI3.0标准的接口,总共有四个,PL模块作为主设备连
ONEFPGA
·
2024-01-14 15:01
大数据
FPGA_ZYNQ (PS端)开发流程(Xi
linx
软件工具介绍)
【前言】1.1Xi
linx
ZynqSoC系列针对不同的应用领域,Xi
linx
公司设计开发了各种逻辑资源规模和集成各种外设功能的ZynqSOC器件,包括专为成本优化的Zynq-7000平台,面向高性能实时计算应用领域的
伊宇韵
·
2024-01-14 15:59
fpga开发
【XI
LINX
】vivado编译过慢 通过设置多核 多线程加快速度
使用tcl完成多核设置在tcl中执行下面的语句setparamgeneral.maxThreadsn来设置,n是你的CPU线程数。示例get_paramgeneral.maxthreads2set_paramgeneral.maxthreads66get_paramgeneral.maxThreads6第一句get_paramgeneral.maxthreads,获取当前核数量第二句set_par
神仙约架
·
2024-01-14 06:11
xilinx
fpga开发
xilinx
多核
【XI
LINX
】Vivado - 严重警告:[Vivado 12-1411] Cannot set LOC property of ports, The pin ~ 无法设置端口的 LOC 属性
项目场景:尝试在VCU108板上实现MicroBlaze系统,但我在时钟系统方面遇到了问题。问题描述我已将时钟向导设置为在单端运行模式输入时钟中具有自定义板接口。在我的顶级文件中,我实例化了一个IBUFDS,用于将差分时钟(MGT_SI570_CLOCK2_C_N和MGT_SI570_CLOCK2_C_P)转换为单端时钟,并将其输入到MB的时钟输入引脚。它会导致以下严重警告:[Vivado12-1
神仙约架
·
2024-01-14 06:11
xilinx
fpga开发
xilinx
Vivado
12-1411
【XI
LINX
】各系列FPGA的高速收发器速度及特点
概述xi
linx
收发器产品涵盖了当今高速协议的全部范围。GTH和GTY收发器提供要求严苛的光学互连所需的低抖动,并具有世界一流的自适应均衡功能以及困难的背板操作所需的PCS功能。
神仙约架
·
2024-01-13 19:54
xilinx
fpga开发
xilinx
高速收发器
transceiver
GTH
GTY
GTM
vivado Revision Control
2020.2只需要git管理prj.xpr和prj.srcs/https://china.xi
linx
.com/video/hardware/ip-revision-control.htmlUsingVivadoDesignSuitewithRevisionControlhttps
斐非韭
·
2024-01-13 16:12
fpga开发
vivado dcp 检查点
https://china.xi
linx
.com/video/hardware/working-with-design-checkpoints.html(dcp)
斐非韭
·
2024-01-13 16:12
fpga开发
vivado ip manager cache
https://china.xi
linx
.com/video/hardware/configuring-managing-reusable-ip-vivado.html“CoreContainers”(
斐非韭
·
2024-01-13 16:40
fpga开发
DL04-卷积神经网络CNN图解[转]
来源:http://xi
linx
.eetrend.com/article/10827卷积神经网络CNN图解作者:SanjayChan[http://blog.csdn.net/chenzomi]0背景之前在网上搜索了好多好多关于
happyprince
·
2024-01-13 10:17
深度学习
神经网络
cnn
【linux驱动开发】在linux内核中注册一个杂项设备与字符设备以及内核传参的详细教程
在
linx
u系统中可使用
☞黑心萝卜三条杠☜
·
2024-01-13 05:53
嵌入式LINUX
linux
驱动开发
运维
IP核RAM学习
1、简介Xi
linx
7系列器件具有嵌入式存储器结构,满足了设计对片上存储器的需求。嵌入式存储器结构由一列列BRAM(块RAM)存储器模块组成,通过对这
QYH2023
·
2024-01-12 22:23
fpga开发
CoroutineScope Dispatchers.IO异步操作async返回函数,Kotlin
CoroutineScopeDispatchers.IO异步操作async返回函数,Kotlinimportkot
linx
.coroutines.
zhangphil
·
2024-01-12 19:29
kotlin
kotlin
上一页
1
2
3
4
5
6
7
8
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他