E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Risc-v
CH573-07-ADC——
RISC-V
内核BLE MCU快速开发教程
1.简介 ch573提供一个12位逐次逼近型模拟数字转换器ADC,提供多达12个通道,CH573支持10个外部信号源和2个内部信号源,CH571仅支持前6个外部信号源和2个内部信号源,支持的引脚为:PA4(AIN0)、PA5(AIN1)、PA12(AIN2)、PA13(AIN3)、PA14(AIN4)、PA15(AIN5)、PB6(AIN9)、PB0(AIN8)、PA8(AIN12)、PA9(A
IOT趣制作
·
2023-06-11 05:25
MCU快速开发教程
单片机
risc-v
CH573
CH573-01-GPIO-LED——
RISC-V
内核BLE MCU快速开发教程
1.新建工程 1)NEWProject 点击“File->New->MounRiverProject”: 2)finish 选择CH573F的裸机开发工程模板,如下图,然后点击“finish” 3)编译检查 4)精简代码 打开工程目录下的./src/main.c文件,修改删掉生成的串口测试相关代码,仅保留最简代码,如下图:2.GPIO输出相关API 1)GPIO引脚配置APIvoid
IOT趣制作
·
2023-06-11 05:52
MCU快速开发教程
单片机
risc-v
CH573
MIT 6.S081 Lab One
MIT6.S081课程前置基础参考:基于
RISC-V
搭建操作系统系列sleep(难度:Easy)任务:实现xv6的UNIX程序sleep:您的sleep应该暂停到用户指定的计时数。
Binary Oracle
·
2023-06-10 15:30
#
MIT
6.S081
unix
linux
bash
RISC-V
学习篇之特权架构下的中断异常处理
RISC-V
学习篇之特权架构下的中断异常处理控制流和Trap特权架构简单的嵌入式系统的机器模式机器模式下的异常处理mtvec(MachineTrap-VectorBase-Address)mepc(MachineExceptionProgramCounter
Binary Oracle
·
2023-06-10 12:30
#
risc-v
学习
架构
Linux内核源码分析 1:Linux内核体系架构和学习路线
这段时间自己写了一两个基于不同指令集的Linux内核,x86和
RISC-V
。期间也去做了一些嵌入式相关的工作,研究了一下ARM指令集架构。
鸿神
·
2023-06-10 01:13
linux
架构
学习
Linux内核源码
从零手写操作系统之RVOS系统调用实现-09
系统调用实现-09系统模式:用户态和内核态如何让任务运行在用户态下系统模式的切换用户模式下访问特权指令测试系统调用系统调用执行流程系统调用传参规范系统调用封装系统调用完整流程解析执行测试本系列参考:学习开发一个
RISC-V
Binary Oracle
·
2023-06-09 16:22
#
java
前端
linux
报名开源之夏,与 StarRocks 一起畅游代码的海洋!
2023年,开源之夏与133家优秀开源社区紧密合作,成功为本届活动上线594个项目任务,项目涵盖了操作系统、编译器、人工智能、大数据、数据库、云原生、
RISC-V
等众多热门领域,涉及技术标
StarRocks_labs
·
2023-06-09 13:42
数据库
Imagination官方信息速递2023年5月期
Imagination官方信息速递2023年5月期Imagination推出IMGCXM最小GPU,为家庭娱乐带来无比便捷的用户界面全新IMGCXMGPU核兼容
RISC-V
并原生支持全HDR,帮助数字电视及整个消费市场降低成本
Imagination官方博客
·
2023-06-09 03:54
人工智能
大数据
物联网
网络
云计算
Imagination全新发布IMG CXM GPU,打造
RISC-V
伙伴的首选GPU
作为重要的
RISC-V
生态伙伴Imagination受邀参加此次研讨会,Imagination市场及业务发展高级经理黄音现场分享了Imagination最新发布的IMGCXMGPU产品,并表示Imagination
Imagination官方博客
·
2023-06-09 03:24
risc-v
人工智能
大数据
Imagination推出IMG CXM最小GPU,为家庭娱乐带来无比便捷的用户界面
全新IMGCXMGPU核兼容
RISC-V
并原生支持全HDR,帮助数字电视及整个消费市场降低成本中国北京-2023年5月23日-ImaginationTechnologies推出全新IMGCXMGPU系列为对成本敏感的消费级设备带来无缝的视觉体验
Imagination官方博客
·
2023-06-09 03:24
娱乐
人工智能
计算机视觉
Imagination将出席晶心科技
RISC-V
研讨会 共探
RISC-V
生态发展
最重要的是,
RISC-V
技术将扩展到Android应用领域,提供更快的算力及更高的效能。
RISC-V
开源、精简及可扩展的弹性配置,已被广泛应用于各种领域,正在重塑运算的未来。
Imagination官方博客
·
2023-06-09 03:54
科技
risc-v
为什么我们是
RISC-V
的首选 GPU
毫无疑问,鉴于Imagination在图形处理领域的积累,也成为
RISC-V
的首选GPU。凭借30多年的PowerVRGPU,Imagination非常熟悉图形处理器。
Imagination官方博客
·
2023-06-09 03:45
risc-v
人工智能
物联网
LC3、MIPS32、
RISC-V
指令集架构整理
LC-3寻址LC-3可寻址空间大小是2的16次方,寻址基本单位是16位。我们将这16位称为一个字,LC-3是字寻址。寻址模式立即数寻址、寄存器寻址、相对寻址、间接寻址、基址偏移寄存器临时存储空间——寄存器。LC-3中提供了一组通用寄存器。寄存器的特性:(1)记忆特性:存储信息可读,大小是一个字(16bit)(2)独立寻址:LC-3中提供了8个GPR——R0、R1...R7指令集指令由操作码和操作数
l1095682161
·
2023-06-09 03:37
架构
职场和发展
risc-v
硬件架构
CS5366电路原理图|CS5366demobord参考电路|单芯片PD集成4K60Hz拓展坞芯片设计
CS5366参数特性:支持最高分辨率/定时4k@60Hz支持DSCv1.2a,并与前一版本向后兼容支持DSC解码器和直通模式嵌入式32位
RISC-V
处理器和SPI闪存嵌入式EDID(如果终端设备没有EDID
qq1659747718
·
2023-06-07 16:54
CS5366
CS5366
CS5366电路原理图
CS5366demoborad
4k60HZ拓展坞方案电路
CS5366设计资料
四大主流cpu架构
3、
RISC-V
架构,是基于精简指令集计算(RISC)原理建立的开放指令集架构。4、MIPS架构,是一种采取精简指令集(RISC)的处理器架构,可支持高级语言的优化执行。本教程操作环境:wi
Mr. Zhao°
·
2023-06-07 15:38
架构
从零手写操作系统之RVOS任务同步和锁实现-07
从零手写操作系统之RVOS任务同步和锁实现-07并发与同步临界区、锁、死锁自旋锁1.0版本2.0版本原子指令思路测试3.0版本测试小结其他同步技术本系列参考:学习开发一个
RISC-V
上的操作系统-汪辰-
Binary Oracle
·
2023-06-07 14:56
#
java
数据库
linux
加速开发
RISC-V
开源软件,Linux基金会启动RISE项目
使用
RISC-V
架构为移动、消费电子、数据中心和汽车等领域提供商用软件。
不叫月红
·
2023-06-07 11:33
risc-v
开源软件
人工智能
RISC-V
是未来的趋势吗?
目前,常用的处理器架构有ARM、x86、MIPS、
RISC-V
等,按照指令集分为CISC和RISC两种。不同的架构应用场合不同,下文具体说一说。
Grit_Wang
·
2023-06-06 22:03
硬件
芯片
数据架构
CPU 架构(x86/ARM)简介
CPU架构通过指令集的方式一般可分为复杂指令集(CISC)和精简指令集(RISC)两类,CISC主要是x86架构,RISC主要是ARM架构,还有MIPS、
RISC-V
、PowerPC等架构。
极客点儿
·
2023-06-06 22:59
#
计算机组成原理
CPU
ARM
x86
intel
amd
2020.10.25
RISC-V
--PLIC平台级中断控制器
PLIC介绍:《手把手教你设计CPU——
RISC-V
处理器篇》第13章,附录CPLICchisel代码:Rocketchip代码,https://github.com/chipsalliance/rocket-chip
Kang.lee
·
2023-04-20 20:32
FPGA
RISC-V
第4课 虚拟内存
xv6使用
RISC-V
的分页硬件来实现地址空间。
橡树人
·
2023-04-18 23:34
openEuler
RISC-V
23.03 创新版本亮相:全面提升硬件兼容性和桌面体验
openEulerRISC-VSIG作为openEuler系统在
RISC-V
架构上的维护组织,主要致力于openEuler在
RISC-V
软硬件方面的适配,一直跟随openEuler版本节奏提供openEuler
·
2023-04-18 22:28
从RISC到
RISC-V
身处电子行业或电子类的学生对
RISC-V
不太陌生,这个词在2018年可谓是霸占了大量的篇幅啊。
磕盐路上的碎话
·
2023-04-18 20:51
RISC-V
学习笔记【存储器与总线】
存储器架构存储器架构简介虽然这部分的内容是存储器,但是因为蜂鸟的原书将BIU总线放到了存储器架构部分的后面,考虑到两者关系还是比较密切的,这里就把存储器架构和总线协议放在一起,个人认为这样更便于理解蜂鸟E203的处理器中没有配备缓存,处理器外则分别配备了ITCM和DTCM用于存储指令和数据虽然在常见的PC的CPU大都配备了缓存,甚至有一二三级不同缓存用来提高内核执行效率,但实际上大部分的低功耗中低
内 鬼
·
2023-04-18 18:14
IC设计
risc-v
蜂鸟E203
soc
总线
BIU
从零开始的RISCV架构CPU设计(2)-CISC与RISC
设计(1)-CPU开源资料说明文章目录系列文章目录前言一、什么是CISC二、什么是RISC三、CISC与RISC3.1指令集实现架构3.2指令长度3.3访存与寻址3.4指令周期3.5编译器本节总结四、
RISC-V
PPRAM
·
2023-04-18 18:41
RISC-V架构CPU设计
基于Vivado的硬件设计
fpga开发
硬件工程
硬件架构
嵌入式硬件
架构
从零开始的RISCV架构CPU设计(1)-CPU开源资料说明
文章目录前言一、开源资料说明二、飞V软核特点三、飞V核心SOC架构四、开发环境4.1程序烧录4.2软核参数配置说明五、写在最后前言 最近学习了
RISC-V
架构的CPU设计,然后根据经典的五级流水线架构在
PPRAM
·
2023-04-18 18:39
RISC-V架构CPU设计
基于Vivado的硬件设计
架构
fpga开发
硬件工程
硬件架构
嵌入式硬件
从程序员的角度来考虑cache 以ARMv8 cache 为例
ARMv7ARMv8架构定义了cache,并且给了我们一些操作方法
RISC-V
架构使用了cache,但是没给Cachemaintenanceoperations我们这里只讲述arm架构下的cache,有很多概念是
__pop_
·
2023-04-18 16:03
杂七杂八总览
缓存
RISC-V
指令集
其中有一个通过硬件设置的值恒为0的x0寄存器注:
RISC-V
的32个寄存器x0~x31是用0~31这些数字来表示。
点灯大师~
·
2023-04-18 14:05
risc-v
risc-v
单片机
互联网摸鱼日报(2023-04-18)
又一ChatGPT平替诞生,训练成本8.5万美元中国开源生态图谱2023在
RISC-V
中开发Java是一种什么体验?
每日摸鱼大王
·
2023-04-18 13:10
每日摸鱼新闻
业界资讯
计算机体系结构-体系结构基础与流水线原理
计算机体系结构:体系结构基础与流水线原理计算机体系结构:量化设计与分析一书以
RISC-V
为例介绍计算机体系结构。本文为第一部分,介绍体系结构的基本知识和流水线原理。
A橙_
·
2023-04-18 05:26
计算机体系结构
计算机体系结构
FPGA 串口中断_基于FPGA的轻量级RISCV SoC
项目来源:2019年第三届全国大学生FPGA创新设计竞赛一、设计概述1.1设计目的随着以
RISC-V
(RISC,精简指令集计算机;V表示为第五代)为代表的新型开源ISA(instructionsetarchitecture
weixin_39517241
·
2023-04-17 02:40
FPGA
串口中断
七、
RISC-V
SoC内核——总线 代码讲解
上一篇博文中注释了通用寄存器reg.v模块,现在来介绍总线模块rib.v:另外,在最后一个章节中会上传额外添加详细注释的工程代码,完全开源,如有需要可自行下载。(这个RIB总线协议为工程原作者自定义的总线协议)目录0RISC-VSoC注解系列文章目录1.rib.v功能2.rib总线接口注解3.总线工作机制3.1.总线仲裁机制3.2.主设备选择访问从设备4.对RIB总线的理解参考:0RISC-VSo
小汪的IC自习室
·
2023-04-17 02:10
RISC-V
数字IC设计
risc-v
fpga开发
verilog
RISC-V
SoC设计—SRAM定制
超低功耗、小面积RISC-VCPU需要ILMSRAM、DLMSRAM。本SoC设计指标:ILMSRAM:64KB,LD/ST指令可访问,即可作为datasram。DLMSRAM:256KB+64KB共计384KBSRAMMemoryCompiler定制采用Artisan公司提供的MemoryCompiler定制如下numberofwords:RAM深度numberofbits:RAM宽度Libra
杰出的胡兵
·
2023-04-17 02:40
数字设计
数字验证
数字后端
risc-v
fpga
risc-v
/blog.csdn.net/weixin_45459370/article/details/113849978FPGA学习日志坚持每天写总结2021.2.18Risc-V学习FPGA学习日志前言一、
RISC-V
jack_201316888
·
2023-04-17 02:10
linux
riscv
基于
RISC-V
指令集的CPU设计和FPGA实现(一)
概述实现该32位CPU为哈尔滨工业大学(深圳)大二小学期的实验,基于
RISC-V
的指令集架构和Xilinx开发板(XC7A100T-1FGG484C)开发的FPGA处理器。
巴浪·高斯
·
2023-04-17 01:35
RISC
CPU
risc-v
fpga开发
硬件架构
基于
RISC-V
指令集的CPU设计和FPGA实现(三)
CPU设计首先参考黑书的CPU(64位)设计:其将指令的获取和执行分为:取值IF、译码ID、执行EX、访存MEM、写回WB五个阶段,虽然这些分层更多是为了流水线的实现做准备,但是了解这些并且按照分模块的思想有助于代码的编写的功能的实现(当时一气呵成后除了数码管管脚写反外基本没出什么错误)在黑书中是循序渐进的引出这些器件和这个架构的,这里限于篇幅就直接将所有部件和结构阐述出来。CPU主要构件CPU的
巴浪·高斯
·
2023-04-17 01:35
RISC
CPU
risc-v
fpga开发
数字IC前端面试问题总结
设计工程师,数字IC技能拓展,基于SoC的卷积神经网络车牌识别系统设计领域博主2、小汪的IC自习室(3条消息)小汪的IC自习室的博客_CSDN博客-数字IC设计,SystemVerilog&IC验证,
RISC-V
大雄大熊a
·
2023-04-16 17:07
面试
python模拟器 截图_使用Python实现RISCV模拟器(一)
不用花几百块钱买开发板,也不需要折腾复杂的官方模拟器,只需要有Python就可以进行
RISC-V
的开发了=================================================
weixin_39623805
·
2023-04-16 13:34
python模拟器
截图
RISC-V
简介(2)
RISC-V
指令集的特点及分类
作者:IC知识库Yvonne1.RISC-V指令集特点上一篇
RISC-V
简介(1)
RISC-V
的由来对
RISC-V
发展的背景进行了描述,通过与CISC架构的比较,以及与其他RISC架构的比较,将
RISC-V
智芯融小智
·
2023-04-16 06:50
risc-v
RISC-V
架构对比x86、ARM
RISC-V
是一种指令集,一般被念做:riskfive。V,即罗马数字5。该指令集是RISC系列指令集的第五代产品。
RISC-V
是一种基于“精简指令集(RISC)”原则的开源指令集架构。
___波子 Pro Max.
·
2023-04-16 06:17
我的博客
架构
risc-v
处理器设计
RISC-VCPU设计-绪论及单周期CPU设计绪论第一章:单周期CPU设计①:pc_reg②:IF阶段③:ID阶段③:EX阶段④:MEM阶段⑤:WB阶段结语绪论为了更好的学习和理解
RISC-V
处理器设计
更好更圆的月
·
2023-04-16 06:16
risc-v
硬件工程
硬件架构
Risc-v
技术架构
RISC-V
(ReducedInstructionSetComputing-Five)是一种基于精简指令集计算(RISC)架构的开放式指令集(ISA),可以用于设计和实现处理器芯片和计算机体系结构。
ATAOL
·
2023-04-16 06:11
服务器
RISC-V
架构的开源处理器分析
摘要:
RISC-V
架构本身面积小、性能较高,最为关键的是这一架构本身功耗较低且作为全新的开源精简指令集,无论是技术还是产品都得到了迅速的发展,效果突出。
火点宝贝
·
2023-04-16 06:10
risc-v
架构
开源
18|
RISC-V
指令精讲(三):跳转指令实现与调试
18|
RISC-V
指令精讲(三):跳转指令实现与调试你好,我是LMOS。在第五节课,我们曾经提到RV32I有两种跳转指令,即无条件跳转指令和有条件的跳转指令。
sucaiwa
·
2023-04-16 02:59
计算机
risc-v
java
开发语言
RISC-V
平台的汇编指令解析
csrra0,0xF14//把0xF14的值读入到a0中andia1,a0,0x1f//把a0和0x1F按位与运算后存储到a1中srlia0,a0,5//将高位移动到低位,覆盖a0(SLLI是逻辑左移(0被移入低位);SRLI是逻辑右移(0被移入高位);SRAI是算术右移(原来的符号位被复制到空出的高位中))lia2,ARCHI_FC_CID//将ARCHI_FC_CID的低6位取出写入到a2中(
蜗牛2020
·
2023-04-16 02:56
汇编
ubuntu
linux
运维
risc架构处理器的分支指令类型?
risc-v
架构中的jal(jumpandlink)指令便属于无条件直接跳转指令。例如:在“jalx5,o
狮子座硅农(Leo ICer)
·
2023-04-16 02:24
芯片设计基础
risc-v
架构
2021极术通讯-处理器“三国鼎立”:从CPU、GPU到DPU
芯方向•从GPU谈异构,这是ARM处理器架构师的趣谈一个专业ARM处理器架构师从AI与HPC的Flops/byte差异,
RISC-V
根本的实质是一个DSA扩展的平台及异构编程框架来聊聊
极术社区
·
2023-04-15 20:21
Arm
技术
芯片
arm
人工智能
第三章 页表
3.1页表硬件提醒一下,
RISC-V
指令集(包括用户和内核)
merore
·
2023-04-15 02:47
RISC-V
入门(基础概念+汇编部分) 基于 汪辰老师的视频笔记
RISC-V
入门[完结]循序渐进,学习开发一个
RISC-V
上的操作系统-汪辰-2021春
RISC-V
部分作业答案参考RISC-VISA基本介绍历史简介自由(Free)与开放(Open)
RISC-V
念作“
嵌入一下?
·
2023-04-14 19:45
RISC-V
C语言
linux
risc-v
c语言
汇编
在
RISC-V
Linux 内核中添加模块
在RISC-VLinux内核中添加模块flyfish本例以添加helloworld字符设备为例一源码配置1源码源码文件helloworld.c拷贝到drivers/char目录中源码主要是输出Helloworldinit2Kconfig打开drivers/char目录下的Kconfig文件在endmenu之前加上configHELLOWORLDtristate"HELLOWORLDdriverto
西西弗Sisyphus
·
2023-04-14 19:40
linux
risc-v
riscv
上一页
9
10
11
12
13
14
15
16
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他