E-COM-NET
首页
在线工具
Layui镜像站
SUI文档
联系我们
推荐频道
Java
PHP
C++
C
C#
Python
Ruby
go语言
Scala
Servlet
Vue
MySQL
NoSQL
Redis
CSS
Oracle
SQL Server
DB2
HBase
Http
HTML5
Spring
Ajax
Jquery
JavaScript
Json
XML
NodeJs
mybatis
Hibernate
算法
设计模式
shell
数据结构
大数据
JS
消息中间件
正则表达式
Tomcat
SQL
Nginx
Shiro
Maven
Linux
Verilog电路设计
modesim
verilog
仿真验证基本流程(新建工程方式)
文章目录环境搭建一、在modelsim里创建一个新的工程二、新建
verilog
设计文件及仿真激励文件三、仿真结果本文演示如何使用modelsim新建工程进行功能仿真。
zuoph
·
2023-11-05 03:44
verilog语言
fpga开发
——编写
verilog
文件并查看仿真波形
本篇记录如何独立的使用Modelsim进行仿真,便于之后查看。Modelsim独立仿真的步骤:创建工作文件夹——编译设计文件——导入及运行仿真——调试结果具体的:1、新建一个工程指定工程名称、路径和默认库名称。一般情况下,设定DefaultLibraryName默认库名称为work。指定的名称用于创建一个位于工程文件夹内的工作库子文件夹。选择.ini文件可以映射库设置,或者将其直接拷贝至工程中。设
Fighting_FPGA
·
2023-11-05 03:44
FPGA图像处理及仿真测试
fpga开发
功能测试
【FPGA教程1】
Verilog
基础语法
Verilog
基础语法1.常用关键字/保留字模块moduleendmodule输入输出信号inputoutputinout变量wirereg参数parameterlocalparam常数赋值alwaysassign
庚_
·
2023-11-05 03:29
fpga开发
基于单片机的智能扫地机设计
收藏和点赞,您的关注是我创作的动力文章目录概要一、方案设计二、
电路设计
与理论分析2.1硬件设计总体概要2.2电源
电路设计
总控制电路的设计总
电路设计
三、PCB板的设计与制作四、结论五、文章目录概要 本文主要设计一个简单的智能扫地机
2301_79312104
·
2023-11-04 21:20
单片机
单片机
嵌入式硬件
hdlbits系列
verilog
解答(always块if语句2)-32
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述常见的错误来源:如何避免锁存器在设计电路时,首先要考虑电路:我想要这个逻辑门我想要一个具有这些输入并产生这些输出的组合逻辑我想要一个组合逻辑
zuoph
·
2023-11-04 21:47
verilog语言
fpga开发
【芯片设计- RTL 数字逻辑设计入门 2 - vcs 及 verdi 使用介绍】
1.2VCS波形生成及查看1.2.1verdi命令介绍1.2.2verdi波形查看上篇文章:芯片设计-RTL数字逻辑设计入门1-Linux环境下VCS与Verdi联合仿真1.1VCS编译环境VCS全称是
Verilog
CompilerSimulator
CodingCos
·
2023-11-04 20:23
芯片设计
RTL
数字逻辑设计扫盲
fpga开发
verdi
DUMP_FSDB
vcs
fsdb
fsdbDumpvars
verdi -ssf
verilog
.vf打开多个波形,有的信号显示不完整
在使用verdi-ssf
verilog
.vf打开波形的时候,有的信号的波形会显示不完整,如下图所示前面的一段信号是空的,显示不出来。
甲六乙
·
2023-11-04 20:51
EDA
Verdi
verdi
eda
芯片验证
Verilog
学习--端口
端口端口是模块与外界交互的接口,对外部环境而言,模块内部是不可见的,对模块的调用只能通过端口连接进行端口基本语法约定端口必须被声明端口声明不可重复端口声明既可在端口列表内也可在列表外模块间的数据只能通过端口进行端口声明根据端口的方向,端口类型有3种:输入(input)、输出(output)和双向端口(inout)input和inout只能是wire型output既可以是wire也可以是reg需要保
行走的BUG永动机
·
2023-11-04 20:48
verilog
「
Verilog
学习笔记」奇偶校验
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网分析通常所说的奇偶校验:奇校验:对输入数据添加1位0或者1,使得添加后的数包含奇数个1;比如100,有奇数个1
正在黑化的KS
·
2023-11-04 19:56
Verilog学习笔记
Verilog
「
Verilog
学习笔记」异步复位的串联T触发器
专栏前言本专栏的内容主要是记录本人学习
Verilog
过程中的一些知识点,刷题网站用的是牛客网分析这道题目里我们有两个需要明确的点:1.什么是异步复位2.什么是串联的T触发器关于第一个点,可以看我的这篇文章
正在黑化的KS
·
2023-11-04 19:26
Verilog学习笔记
Verilog
stm32学习笔记-7ADC模数转换器
模数转换器文章目录7ADC模数转换器7.1模数转换器原理7.1.1ADC电路结构7.1.2引脚复用关系7.1.3规则组的转换模式7.1.4触发转换信号7.1.5数据对齐7.1.6转换时间7.1.7校准7.1.8外围
电路设计
虎慕
·
2023-11-04 19:47
#
stm32-江科大
stm32
单片机
学习
基于单片机的温室环境数据监测系统的设计
收藏和点赞,您的关注是我创作的动力文章目录概要一、总体方案设计2.1总体架构设计二、整体硬件
电路设计
3.1主控制器电路三系统设计概要4.2主程序设计原理图程序四、结论五、文章目录概要 与农业发达国家相比
QQ_2193276455
·
2023-11-04 11:49
单片机
单片机
嵌入式硬件
基于单片机的衣物消毒清洗机系统设计
收藏和点赞,您的关注是我创作的动力文章目录概要一、系统总体设计2.2功能分析2.3系统框架设计二、硬件
电路设计
3.1电源模块的设计三、软件设计4.1系统整体流程4.4软件整体流程实物图四、结论五、文章目录概要
QQ_2193276455
·
2023-11-04 11:48
单片机
单片机
嵌入式硬件
基于单片机的仓储环境检测系统设计
您的关注是我创作的动力文章目录概要一、研究的主要内容二、系统总体方案设计2.1系统整体方案设计思路2.2系统的实现原理2.3系统的实现方案分析三、硬件设计3.1系统的总体结构3.2湿度测量电路3.3下位机接口
电路设计
QQ_2193276455
·
2023-11-04 11:18
单片机
单片机
嵌入式硬件
基于STM32的心率检测仪设计与实现
收藏和点赞,您的关注是我创作的动力文章目录概要一、研究的主要内容二、系统硬件的设计3.1主控芯片3.1.1芯片介绍3.1.2低功耗特点3.1.3主芯片
电路设计
三、软件设计4.1主软件设计4.2MAX30100
QQ_2193276455
·
2023-11-04 11:18
单片机
stm32
人工智能
基于单片机的智能感应监控系统的设计
收藏和点赞,您的关注是我创作的动力文章目录概要一、系统分析2.1整个控制系统的设计要求2.2总体设计方案二、系统硬件
电路设计
3.1硬件电路介绍3.2控制电路分析3.2.1复位电路三软件设计原理图四、结论五
QQ_2193276455
·
2023-11-04 11:18
单片机
单片机
嵌入式硬件
Verilog
函数和任务
文章目录一、函数和任务简介二、
Verilog
函数function三、
Verilog
任务task四、函数vs任务4.1automatic修饰4.2函数vs任务4.2.1共同点4.2.2不同点一、函数和任务简介在
暴风雨中的白杨
·
2023-11-04 08:22
FPGA
fpga
verilog
Verilog
Testbench获取时钟沿
Verilog
Testbench获取时钟沿@(posedgeclk);//延迟10个周期repeat(10)@(posedgeclk);
暴风雨中的白杨
·
2023-11-04 08:21
FPGA
fpga
fpga开发
基于单片机的智能感应监控系统的设计
收藏和点赞,您的关注是我创作的动力文章目录概要一、系统分析2.1整个控制系统的设计要求2.2总体设计方案二、系统硬件
电路设计
3.1硬件电路介绍3.2控制电路分析3.2.1复位电路三、软件设计6编译器软件简介实物图四
QQ_2193276455
·
2023-11-04 08:54
单片机
单片机
嵌入式硬件
FPGA实现HDMI转LVDS视频输出,纯
verilog
代码驱动,提供4套工程源码和技术支持
目前我这里已有的图像处理方案3、本LVDS方案的特点4、详细设计方案设计原理框图视频源选择静态彩条IT6802解码芯片配置及采集ADV7611解码芯片配置及采集silicon9011解码芯片配置及采集纯
verilog
9527华安
·
2023-11-04 06:32
菜鸟FPGA图像处理专题
fpga开发
音视频
HDMI
LVDS
verilog
FPGA实现LVDS视频输出,纯
verilog
代码驱动,提供2套工程源码和技术支持
8bitLVDS6、vivado工程2:双路8bitLVDS7、工程移植说明vivado版本不一致处理FPGA型号不一致处理其他注意事项8、上板调试验证9、福利:工程代码的获取FPGA实现LVDS视频输出,纯
verilog
9527华安
·
2023-11-04 06:02
菜鸟FPGA图像处理专题
fpga开发
LVDS
verilog
电路布线问题(动态规划)
根据
电路设计
,要求用导线(i,π(i))将上端接线柱与下端接线柱相连,确定将哪些连线安排在第一层上,使得该层上有尽可能多的连线。该问题要求确定导线集Nets={(i,π(i)
mc_故事与你
·
2023-11-04 06:59
算法
动态规划
算法
c++
基于单片机的语音存储与回放系统设计
文章目录主要介绍一、控制系统设计1.1系统方案设计1.2系统工作原理二、硬件
电路设计
总
电路设计
图三、软件设计实物图总结目录主要介绍 在人类的历史长河中,语言的作用尤为重要,人们一直在思考一个问题,那就是如何把语言完全不差的记录下来
Q_2193276455
·
2023-11-04 05:05
单片机
单片机
嵌入式硬件
基于AT89C51单片机阳台绿色植物自动喷灌系统设计
研究的主要内容系统总体设计方案预期功能系统总体设计二、系统硬件设计3.1单片机控制系统设计3.1.1单片机的选择3.1.2存储器的配置3.1.3系统I/O口的扩展3.1.4.8155A芯片与AT89C51接口
电路设计
Q_2193276455
·
2023-11-04 05:34
单片机
单片机
嵌入式硬件
上路前言
作为一名硬件工程师,我目前的主要工作是负责
电路设计
,具体涉及到模拟信号的采集与处理,通讯与控制等,还包括EMC防护设计等等。当然,PCB画板是基本技能。
击水中流
·
2023-11-03 21:16
FPGA驱动LCD1602(IIC)
Verilog
代码(四)------ 顶层模块
一、概述顶层模块就是例化lcd初始化模块和写命令/数据模块,然后把两个模块连接起来就完成了先贴一下最后实现的效果图顶层模块代码如下二、
Verilog
代码modulelcd_drive(inputclk,
努力向前的小徐
·
2023-11-03 18:08
FPGA学习
fpga开发
verilog
python
verilog
顶层连线_FPGA中顶层模块与各子模块之间的连接线类型
顶层模块:mix_modulemodulemix_module(CLK,RSTn,Flash_LED,Run_LED);inputCLK;inputRSTn;outputFlash_LED;output[2:0]Run_LED;/**********************************///wireFlash_LED;//regFlash_LED;flash_moduleU1(.CLK
weixin_39736934
·
2023-11-03 18:05
python
verilog顶层连线
FPGA
Verilog
基本语法及模块说明
文章目录1.FPGA
Verilog
基本语法及其说明(附)assign/always语法格式2.模块(module)2.1模块简介2.2模块结构2.3模块解析2.3.1端口定义2.3.2参数定义2.3.3
Zz小叔
·
2023-11-03 18:01
fpga开发
#()的用法【FPGA】
在
Verilog
中,#()是一个参数化的模块声明,用于定义模块的参数。这些参数可以在模块实例化时被传递,以便在模块内部使用。#()中的参数可以是数字、字符串或其他参数化模块。
cfqq1989
·
2023-11-03 18:26
FPGA
fpga开发
顶层模块【FPGA】
在
Verilog
中,顶层模块是整个设计的最高层次,它包含了所有其他模块和子模块。顶层模块定义了整个设计的输入和输出端口,以及各个子模块之间的连接方式。
cfqq1989
·
2023-11-03 18:18
FPGA
fpga开发
新形势下芯片研发如何实现数智化转型,革“芯”未来?龙智即将携手Perforce及Atlassian亮相ICCAD 2023
11月10-11日,龙智即将亮相中国集成
电路设计
业2023年会(ICCAD),呈现集成了Perforce与Atlassian产品的芯片开发解决方案,帮助企业实现数智化转型,革“芯”未来。
龙智DevSecOps解决方案
·
2023-11-03 15:07
atlassian
人工智能
hdlbits系列
verilog
解答(优化32位加法器)-27
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述行波进位加法器(参见前一个练习)的一个缺点是,加法器计算执行的延迟(在最坏的情况下,从最初进位开始)相当慢,并且第二级加法器在第一阶段加法器完成之前无法开始计算其执行
zuoph
·
2023-11-03 15:36
verilog语言
fpga开发
51单片机之感应开盖垃圾桶
数字电路的所有工作都离不开时钟,晶振的好坏、晶振
电路设计
的
haozigegie
·
2023-11-03 14:06
51单片机
单片机
51单片机
Verilog
Tips 1:TestBench编写注意事项【concurrent assignment to a non-net ‘xxxx‘ is not permitted】解决
一个案例:待测试模块输入输出为:TestBench测试文件为:一仿真,报错concurrentassignmenttoanon-net‘xxxx’isnotpermitted原因分析:对于待测试模块的输出“dout_7888”,在编写测试文件的时候,不能将与之交联的“dout_7888”定义为reg型,须改为wire型。对于模块中的输出来说即,不能以TestBench中的reg型赋值给被测模块作为
奇点FPGA
·
2023-11-03 09:55
Verilog
Tips
verilog
fpga
FPGA、vivado、
Verilog
使用过程中的一些问题记录
1.关于做仿真的报错今天在写完测试文件做仿真时出现以下错误:[VRFC10-529]concurrentassignmenttoanon-netright_a1isnotpermitted[“E:/vivado/projects/asy_LIF_model/asy_LIF_model.srcs/sim_1/new/tb_test.v”:37]经查找发现:不管子模块本身的输出是wire型还是reg型
天津大学微电子小学生
·
2023-11-03 09:25
vivado
FPGA
【
verilog
】vivado报错: syntax error near non-printable character with the hex value“0xa3“
【vivado】syntaxerrornearnon-printablecharacterwiththehexvalue"0xa3"写作时间:2021-03-17目录:1.问题现象2.解决方法3.总结正文:1.问题现象:报错,如下图:这句英文的意思是:语法报错,使用了不合法的字符。=并不是逻辑的问题,先放心,英文已经说的很明白了。2.解决方法:仔细查查了,原来是冒号“:”的中文书写与英文的有一点不
三青山上种萝卜
·
2023-11-03 09:53
FPGA
vivado
syntax
error
vivado报错信息学习过程更新
verilog
调试过程1.先进入tools进行windowpreference进行变量地址显示1——>22.从信号报错的先后/因果找3.先找tb的错误到例化模块的错误,因为信号是从tb到模块中3.例化模块中使用
WATER_X
·
2023-11-03 09:52
verilog
学习
fpga开发
vivado 报错之procedural assignment to a non-register result is not permitted“
在
Verilog
中,当使用always块时,其中的赋值操作应该只用于寄存器类型的变量,比如reg类型。非寄存器类型的信号(比如wire)不能在always块内进行赋值。
JNU freshman
·
2023-11-03 09:52
vivado
fpga开发
vivado
信息泄露--
大唐电信AC简介大唐电信科技股份有限公司是电信科学技术研究院(大唐电信科技产业集团)控股的的高科技企业,大唐电信已形成集成
电路设计
、软件与应用、终端设计、移动互联网四大产业板块。
zkzq
·
2023-11-03 07:05
漏洞复现
网络
初步了解FPGA中的HLS
与VHDL/
Verilog
有什么关系?HLS是什么?
饿丸
·
2023-11-03 05:49
嵌入式
FPGA
hls
FPGA基础之HLS
FPGA基础之HLS目录一、HLS基本知识简述1、HLS简介2、IntelHLS的编译器3、HLS相关知识概念4、HLS属于研究重点原因二、HLS技术认识1、与VHDL/
Verilog
关系2、关键技术问题
兄弟抱一下~
·
2023-11-03 05:17
FPGA
HLS
大厂信息泄露-漏洞复现
(私聊进群一起学习,共同进步)编辑大唐电信AC简介大唐电信科技股份有限公司是电信科学技术研究院(大唐电信科技产业集团)控股的的高科技企业,大唐电信已形成集成
电路设计
、软件与应用、终端设计、移动互联网四大产业板块
渗透测试老鸟-九青
·
2023-11-02 22:15
漏洞复现
网络
web
网络安全
hdlbits系列
verilog
解答(加减法器)-28
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述可以通过将其中一个输入变为负来从加法器构建加法器-减法器,这相当于将其输入反相然后加1。
zuoph
·
2023-11-02 22:05
verilog语言
fpga开发
hdlbits系列
verilog
解答(always块2)-30
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述对于硬件综合,有两种类型的always相关块:Combinational:always@(*)--组合逻辑Clocked:always@
zuoph
·
2023-11-02 22:05
verilog语言
fpga开发
hdlbits系列
verilog
解答(always块)-29
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述由于数字电路由用网线连接的逻辑门组成,因此任何电路都可以表示为模块和赋值语句的某种组合。然而,有时这不是描述电路的最方便方式。
zuoph
·
2023-11-02 22:35
verilog语言
fpga开发
hdlbits系列
verilog
解答(always块if语句)-31
文章目录一、问题描述二、
verilog
源码三、仿真结果一、问题描述if语句通常创建一个2对1多路复用器,如果条件为true,则选择一个输入,如果条件为false,则选择另一个输入。
zuoph
·
2023-11-02 21:23
verilog语言
fpga开发
FPGA基础知识
FPGA基础知识目录FPGA基础知识FPGA介绍数字集成电路分类PLDPLD分类:PLD原理HDL数字系统设计
Verilog
与C的区别:FPGA介绍数字集成电路分类通用集成电路:比如单片机,74系列IC
一只活蹦乱跳的大鲤鱼
·
2023-11-02 15:30
FPGA_SPARTAN6学习
fpga
Verilog
刷题[hdlbits] :Module add
题目:ModuleaddYouaregivenamoduleadd16thatperformsa16-bitaddition.Instantiatetwoofthemtocreatea32-bitadder.Oneadd16modulecomputesthelower16bitsoftheadditionresult,whilethesecondadd16modulecomputestheuppe
卡布达吃西瓜
·
2023-11-02 14:56
verilog
fpga开发
verilog
hdlbits
【
Verilog
教程】7.3
Verilog
串行 FIR 滤波器设计
串行FIR滤波器设计设计说明设计参数不变,与并行FIR滤波器参数一致。即,输入频率为7.5MHz和250KHz的正弦波混合信号,经过FIR滤波器后,高频信号7.5MHz被滤除,只保留250KMHz的信号。输入频率:7.5MHz和250KHz采样频率:50MHz阻带:1MHz-6MHz阶数:15(N=15)串行设计,就是在16个时钟周期内对16个延时数据分时依次进行乘法、加法运算,然后在时钟驱动下输
高山仰止景
·
2023-11-02 14:26
Verilog教程
fpga开发
verilog
算法
Modelsim自动化仿真——modelsim脚本不用学
每次编译
Verilog
程序后,都需要手动添加波形,还在这样低效率的操作么?解决办法——使用Modelsim脚本命令。
AccFPGA
·
2023-11-02 12:42
FPGA设计
fpga/cpld
仿真器
上一页
23
24
25
26
27
28
29
30
下一页
按字母分类:
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
其他