工具:vivado 2015、SDK
目的:初步掌握在Vivado集成开发环境下基于Zynq--7000 Soc实现嵌入式系统基本硬件和软件设计的方法和实现流程。
1、创建工程
注意:建议大家首先讲该文件zedboard复制到自己的vivado安装目录下:
安装盘符:\xilinx\vivado\2015.4\data\boards\board_files.否则图1.2可能找不到板子哦。
Zynq_7000 sOC的初次使用_第1张图片
1.1Zynq_7000 sOC的初次使用_第2张图片
Zynq_7000 sOC的初次使用_第3张图片
Zynq_7000 sOC的初次使用_第4张图片
Zynq_7000 sOC的初次使用_第5张图片
1.2
Zynq_7000 sOC的初次使用_第6张图片
Zynq_7000 sOC的初次使用_第7张图片

2、Then,使用IP集成器创建处理器系统
使用vivado集成开发环境提供的IP集成器创建一个新的设计块,用于生成基于ARM Cortex- A9处理器的嵌入式硬件系统。
2.1create block design
Zynq_7000 sOC的初次使用_第8张图片
Zynq_7000 sOC的初次使用_第9张图片
Zynq_7000 sOC的初次使用_第10张图片
输入zynq搜索,选中标红,回车
Zynq_7000 sOC的初次使用_第11张图片
Zynq_7000 sOC的初次使用_第12张图片
点击标红的绿色字
Zynq_7000 sOC的初次使用_第13张图片
可以得到如下,自动为ddr和固定IO添加了端口,同时也出现很多多余的端口。
Zynq_7000 sOC的初次使用_第14张图片
下面准备修改zynq的默认设置,移除那些多余的端口。
双击zynq符号,出现re-customize IP:ZYNQ7 Processing System。
得到如下图。其中凡是可配置的块,都是以绿色高亮显示。
Zynq_7000 sOC的初次使用_第15张图片
在本设计中只使用UART1,所以其余的都取消勾选。右侧电压也要选3.3
Zynq_7000 sOC的初次使用_第16张图片
Zynq_7000 sOC的初次使用_第17张图片
Zynq_7000 sOC的初次使用_第18张图片
点击OK退出,右键,重新布局。

Zynq_7000 sOC的初次使用_第19张图片
得到如下最小系统
Zynq_7000 sOC的初次使用_第20张图片
有效性验证:
Zynq_7000 sOC的初次使用_第21张图片
OK,表示当前设计正确。
Zynq_7000 sOC的初次使用_第22张图片
3、生成顶层HDL并导出设计到SDK.
将生成IP集成器输出,顶层HDL,启动SDK.

Zynq_7000 sOC的初次使用_第23张图片
Zynq_7000 sOC的初次使用_第24张图片
再次选中,生成顶层HDL模型。
Zynq_7000 sOC的初次使用_第25张图片
Zynq_7000 sOC的初次使用_第26张图片
将设计导出到SDK
Zynq_7000 sOC的初次使用_第27张图片
Zynq_7000 sOC的初次使用_第28张图片
按提示保存工程。
lanch SDK.打开,自动打开.hdf文件。新建按如下提示:
Zynq_7000 sOC的初次使用_第29张图片
Zynq_7000 sOC的初次使用_第30张图片
Zynq_7000 sOC的初次使用_第31张图片
SDK terminal 端口点击绿色+,添加端口。
Zynq_7000 sOC的初次使用_第32张图片
Zynq_7000 sOC的初次使用_第33张图片
OK.