NE555延时电路设计

近期设计一个采用NE555来延时的电路,主要想实现输出周期为180ms左右,高电平100ms的电路。


1、参考NE555芯片规格手册,得到如下信息:

得到稳定pwm波形的电路如下

NE555延时电路设计_第1张图片

图中可以很清晰的了解到该部分电路该如何设计,主要使用了器件有三个:RA、RB和C,他们三者之间的关系为:f = 1.49/((Ra+Rb)*C)

这里我们不妨取:Ra = 3k

Rb = 12k

C = 10uF

依照计算公式可得:f = 1.49/((3000+12000)*(10^(-6))= 9.93Hz   T=1/f = 100ms


2、我们使用NE555频率计算器计算,得到数据如下:

计算器链接如下:https://bbs.kechuang.org/tool/elc/tool/ne555.html


由上可知:这组取值(你们也可以自己修改)高电平时间为104ms,低电平为83ms,总周期为187ms。


3、按如上参数实际搭出的电路,波形如下:

周期为160ms


高电平为88ms


低电平为72ms


4、由以上数据可知,我们的理论设计与实际存在一定误差,这里我觉得主要是电容正负20%的容差造成,大家实际制作时,可以慢慢调整参数已达到最优!


你可能感兴趣的:(硬件设计)