上拉电阻和下拉电阻的作用

1.概念

上拉电阻:从电源高电平引出的电阻接到输出端。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。


下拉电阻:和上拉电阻的原理差不多, 只是拉到GND去而已。 那样电平就会被拉低。 

下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。


2.作用

1.对于一些高输入阻抗的电路,引脚悬空容易受到外界的干扰(即使是很低的能量耦合至电路),此时设置上下拉电阻提供了一个相对低阻的通路。因为在低阻上产生一定的电压所需的能量是比高阻的情况大得多的,这就减少了一部分能量较弱的干扰信号的影响,降低受干扰的概率

2.对于COMS输入,为防止静电击穿,设置一个上或下拉电阻,提供一个相对的低阻回路,以泄放存储的电荷,不让电压积累。

3.对于高速电路,传输线效应开始显现,设置上下拉电阻主要用以阻抗匹配,减少反射,保证电平能够被正确读写。

4.加上下拉电阻确定电平状态,输入或输出可能存在偏流,设置上下拉电阻使偏流流经电阻产生一固定的状态的偏置电压。
对于输入来说,偏流极小,即使悬空高阻下可能会有相对较大的输入电压,且不稳定,加下拉,偏流流过电阻产生的压降仍极小,可认为将输入电平确定为低。
对于输出来说,通常针对的是集电极(漏极)开路(OC)的情况,加上拉电阻确定输出电压的变动范围。

你可能感兴趣的:(电路)