makefile学习笔记-

Makefile的规则:

target...: prerequisites...

      command

      ...

      ...


target也就是一个目标文件,可以是Object File, 也可是执行文件。还可以是一个标签。

prerequisites就是,要生成那个target所需要的文件或目标。

command也就是make需执行的命令。


这是一个文件的依赖关系,也就是说,target这一个或多个的目标文件依赖于prerequisites中的文件,其生成规则

定义在command中。说白一点就是说,prerequisites中如果有一个以上的文件比target文件要新的话,command

所定义的命令就会被执行。这就是makefile的规则。也是makefile中最核心的内容。


在这个makefile中,目标文件(target)包含:执行文件edit和中间目标文件(*.o),依赖文件(prerequisites)就是冒号后面

的哪些.c文件和.h文件。每一个.o文件都有一组依赖文件,而这些.o文件又是执行文件edit的依赖文件。依赖关系的实质上就说明了目标文件是由哪些文件生成的。换而言之,目标文件是哪些文件更新的。


定义好依赖关系后,后续的哪一行定义了如何生成目标文件的操作系统命令,一定要以一个Tab键作为开头。


makefile中使用变量

为了makefile的易维护,在makefile中我们可以使用变量。makefile的变量也就是一个字符串。

 比如,我们声明一个变量,叫objects,OBJECTS,objs,OBJS,obj,反正不管什么啦,只要能够表示obj文件

就行。我们在makefile一开始就这样定义:

objects = main.o kbd.o command.o display.o \
        insert.o search.o files.o utils.o

于是,我们就可以很方便在我们的makefile中以“$(objects)”的方式来使用这个变量,于是我们改良版的makefile就变成下面这个样子:

objects = main.o kbd.o command.o display.o \
        insert.o search.o files.o utils.o

    edit : $(objects)
        cc -o edit $(objects)
    main.o : main.c defs.h
        cc -c main.c
    kbd.o : kbd.c defs.h command.h
        cc -c kbd.c
    command.o : command.c defs.h command.h
        cc -c command.c
    display.o : display.c defs.h buffer.h
        cc -c display.c
    insert.o : insert.c defs.h buffer.h
        cc -c insert.c
    search.o : search.c defs.h buffer.h
        cc -c search.c
    files.o : files.c defs.h buffer.h command.h
        cc -c files.c
    utils.o : utils.c defs.h
        cc -c utils.c
    clean :
        rm edit $(objects)

如果有新的.o文件加入,我们只需简单修改objects就行。


让make自动推导

GNU make很强大,它可自动推导文件以及文件依赖关系后面的命令,于是就没必要在每个[.o]文件后都写上类似的命令,make会自动识别,并自己推导。

    只要make看到一个[.o]文件,它就会自动的把[.c]文件加在依赖关系中,如果make 找到一个whatever.o,那么whatever.c就会是whatever.o的依赖文件。并且cc -c whatever.c也会被推导出来,于是makefile再也不用写得这么复杂,新的makefile又出炉了。

    objects = main.o kbd.o command.o display.o \
        insert.o search.o files.o utils.o

    edit : $(objects)
        cc -o edit $(objects)

    main.o : defs.h
    kbd.o : defs.h command.h
    command.o : defs.h command.h
    display.o : defs.h buffer.h
    insert.o : defs.h buffer.h
    search.o : defs.h buffer.h
    files.o : defs.h buffer.h command.h
    utils.o : defs.h

    .PHONY : clean
    clean :
        rm edit $(objects)

    这种方法,也就是make的“隐晦规则”。上面文件内容中,“.PHONY”表示,clean是个伪目标文件。


清空目标文件的规则

每个makefile中都应该写一个清空目标文件(.o和执行文件)的规则,这不仅便于重编译,也很利于保持文件的清洁。这是一个“修养”,一般的风格都是:

    clean:
        rm edit $(objects)

    更为稳健的做法是:

    .PHONY : clean

    clean :

        -rm edit $(objects)

    前面说过,.PHONY意思表示clean是一个“伪目标”,而在rm命令前面加个小减号是说,也许某些文件出现问题,但不要管,继续做后面的事。当然,clean的规则不要放在文件的开头,不然这就会变成make的默认目标,相信谁也不愿意这样。不成文的规矩是“clean从来都是放在文件的最后”。

    上面就是一个makefile的概貌,也是makefile的基础,下面还有很多makefile的相关细节,准备好了吗?准备好了就来。


本博客makefile学习笔记都是摘自--

跟我一起学Makefile--陈皓






你可能感兴趣的:(linux)