海思平台VO部分的介绍(视频输出)以hi3559av100为例

以hi3559av100为例。

首先从芯片的角度来了解视频输出的部分内容:

VDPVideo Display Processor)这是一个大的概念,官方给出的解释:VDPVideo Display Processor)模块主从内存相应位置读取视频和图数据,将视频和图形层数据叠加后通过示通道送出。

下图是VDP的总体框图,3559av100的引脚VO接口蓝色的字体HDMIMIPI TxLCD/BT1120/BT656,其他的就是芯片内部的电路了,想看也看不见。

海思平台VO部分的介绍(视频输出)以hi3559av100为例_第1张图片

里面的术语解释:

CBMCrossBar and Mixer叠加器):视频 V0/视频 V2/形层 G0/ G3 叠加 CBM0、视频 V1/形层 G1/ G3 叠加 CBM1

VDP特点:

VO接口:

1. HDMI 2.0 输出接口:最大支持 2160P@60fps 输出。

2. MIPI Tx 输出接口:支持 1080P@60fpsYCbCr444/RGB 以下时序示。最大支持 2160@30fps支持 YUV422 8bit)输出。

3. 数字输出接口:支持 ITU-R BT.1120 输出,支持 ITU-R BT.656 输出,支持LCD24bit 并行/16bit 并行/6bit /8bit 行输出。

 

视频Video Surface):V0V1 V2

形层Graphics Surface):G0G1 G3

回写通道(Write Back Channel):WBC0

叠加特性:V0V2G0G3 叠加V1G1G3 叠加

VDP 包含 2 示通道,个通道有 1 个垂直时序中断以 1 个低宽中断。

 

下面介绍一下3559av100mipi_tx,下图是mipi_tx在系统的框图:

海思平台VO部分的介绍(视频输出)以hi3559av100为例_第2张图片

 

Tx D-PHY 支持 MIPI D-PHY ver1.2 协议,主要实现了物理的传输

Tx Controller MIPI DSI CSI-2 协议要对数据格式进行封装

芯片支持的显示/回写设备、视频层和图形层

 

输出接口:

超高清显示设备DHD0----HDMI、BT.1120/BT.656、MIPI Tx、LCD

高清显示设备DHD1---- BT.1120/BT.656、MIPI Tx、LCD

 

海思平台VO部分的介绍(视频输出)以hi3559av100为例_第3张图片

芯片支持的显示/回写设备、视频层和图形层:

海思平台VO部分的介绍(视频输出)以hi3559av100为例_第4张图片

Hi3559AV100 支持 3 个图形层(G0G1G3),G0 固定绑定到 DHD0 上,G1 固定绑定到 DHD1 上,即 G0 只能与 VHD0 叠加显示,G1 只能与 VHD1 叠加显示;G3 可动态绑定到 DHD0 DHD1,即 G3 或者与 VHD0 叠加显示,或者与 VHD1 叠加显示,G3 默认绑定在 DHD1 上。

Hi3559AV100ES/Hi3559AV100/Hi3519AV100/Hi3516CV500/Hi3516DV300 支持输源图像是缩数据(式为段压缩,256Bytes 为一),VO 会进行解压显示。

 

你可能感兴趣的:(mpp,ISP,hi3559av100)