通用Makefile,自动查找源文件

objs=$(patsubst %.c, %.o, $(wildcard *.c)) #将所有的*.c文件替换成*.o, .o可以作为目标文件.
target=app   #目标应用程序变量名
CC=gcc        #编译工具链指定
CPPFLAGS=-Iinclude  #预编译标致-I -D等
CFLAGS=-g -Wall     #编译标致 -g -Wall -fpic -O1等
LDFLAGS=-lmylib     #链接标致

$(target):$(objs)       #生成target所需要的依赖
    $(CC) $^ $(LDFLAGS) -o $@  #生成target编译命令
    
%.o:%.c     #每个.c文件编译成.o文件
    $(cc) -c $^ $(CPPFLAGS) $(CFLAGS)-o $@ #编译规则
    
.PHONY : clean #将clean指定为伪命令
clean :
    -rm $(target) $(objs)  #清楚生成的文件

将该文件丢到工程目录下,直接保存成makefile或者Makefile,然后直接执行make


你可能感兴趣的:(Linux,Makefile)