AXI的简介

1、AXIAdvanced eXtensible Interface)是一种总线协议,该协议是ARM公司提出的AMBAAdvanced Microcontroller Bus Architecture3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。它的地址/控制和数据相位是分离的,支持不对齐的数据传输,同时在突发传输中,只需要首地址,同时分离的读写数据通道、并支持显著传输访问和乱序访问,并更加容易就行时序收敛。AXI AMBA 中一个新的高性能协议。AXI 技术丰富了现有的AMBA 标准内容,满足超高性能和复杂的片上系统(SoC)设计的需求

2、 AXI 特点: 单向通道体系结构。信息流只以单方向传输,简化时钟域间的桥接,减少门数量。当信号经过复杂的片上系统时,减少延时。   

    支持多项数据交换。通过并行执行猝发操作,极大地提高了数据吞吐能力,可在更短的时间内完成任务,在满足高性能要求的同时,又减少了功耗。   

独立的地址和数据通道。地址和数据通道分开,能对每一个通道进行单独优化,可以根据需要控制时序通道,将时钟频率提到最高,并将延时降到最低。 

3、 AXI总线共有5个通道分别是read address channel

    write address channel 、 read data channel 、 write data channel、 write response channel。每一个AXI传输通道都是单方向的。

4、 每一个事务都有地址和控制信息在地址通道(address channel)中,用来描述被传输数据的性质。

5、 5条独立的通道都包含一个信息信号和一个双路的VALDREADY握手机制。

6、 信息源通过VALID信号来指示通道中的数据和控制信息什么时候有效。目地源用READY信号来表示何时能够接收数据。读数据和写数据通道都包括一个LAST信号,用来指明一个事物传输的最后一个数据。

7、 读和写事务都有他们自己的地址通道,这地址通道携带着传输事务所必须的地址和信息。

8、 读数据通道传送着从设备到主机的读数据和读响应信息。读响应信息指明读事务的完成状态。

9、 写数据通路传送着主机向设备的写数据。每八个数据都会有一个byte lane ,用来指明数据总线上面的哪些byte有效。写响应通道提供了设备响应写事务的一种方式。这完成信号每一次突发式读写会产生一个。

10、传输地址信息和数据都是在VALIDREADY同时为高时有效。

11、 AXI协议支持乱序传输。他给每一个通过接口的事务一个IDtag。协议要求相同ID tag的事务必须有序完成,而不同ID tag可以乱序完成。

你可能感兴趣的:(简介)