【vivado IP核】第1篇:很全很详细的FIFO Generator IP核的使用规则

1 前言

声明:

本文依据网络资料、个人试验及工作经验整理而成,如有错误请留言。
文章为个人辛苦整理,付费内容,禁止私自转载。

2 概述

(1)最大支持500M
(2)支持三种接口:Native interface FIFOs、 AXI Memory Mapped interface FIFOs、 AXI4-Stream interface FIFOs
(3)读写数据时,在数据上升沿采样

3 FIFO规则

3.1 empty/full信号

实际上即使有数据写入到fifo中,empty还是为高,等一些周期之后才会拉低,具体多少个周期之后不一定,不知道。就理解成fifo的反应有点慢就行了。
如图:
【vivado IP核】第1篇:很全很详细的FIFO Generator IP核的使用规则_第1张图片
不管fifo的empty信号什么时候拉低,咱们不用管,咱们使用者只要知道,当empty信号拉低以后,就可以将读请求rd_en拉高读取数据,当empty拉高后,就不

你可能感兴趣的:(黑猫的FPGA知识合集,fpga,fpga/cpld,xilinx,IP核,IC)