FPGA 纯逻辑NVME IP 核

随着存储速度需求越来越大,SATA的读写速度很多场景就有点吃力了,基于PCIE协议的NVME协议慢慢成为主流厂商的首选,FPGA实现NVME协议是比较复杂的,本文主要基于xilinx的方案,前面说了NVME协议主要基于PCIE协议,XILINX本身就有XDMA这种封装比较好的IP,无形中就大大降低了NVME协议的实现,将XDMA配置为ROOT模式,简单点的方式就是通过ZYNQ这类器件直接控制XDMA实现CQ SQ管理,这种方案相对比较简单,但是灵活性相对较差,另外一种方式就是直接通过HDL管理初始化 CQ SQ等控制,同样可以解放CPU

最后:

FPGA 纯逻辑NVME IP 核_第1张图片

FPGA 纯逻辑NVME IP 核_第2张图片
FPGA 纯逻辑NVME IP 核_第3张图片

实际测试发现4X PCIE3.0 读写速度平均2.0GB左右,相比SATA还是很有优势的

更新:
通过VC707开发板测试,PCIE2.0读写,写平均速度1.1GB左右,读平均速度在1.3GB左右

FPGA 纯逻辑NVME IP 核_第4张图片
FPGA 纯逻辑NVME IP 核_第5张图片

你可能感兴趣的:(nvme,fpga开发,tcp/ip,网络协议)