计组 | DRAM芯片、多模块存储器、加法器标志位、软件硬件的关系、扩展操作码、程序转换过程

 

        内容来自 —— 王道

        自用学习笔记整理

一、DRAM芯片与内存条

 

计组 | DRAM芯片、多模块存储器、加法器标志位、软件硬件的关系、扩展操作码、程序转换过程_第1张图片

 


 

1.1、DRAM芯片

        计组 | DRAM芯片、多模块存储器、加法器标志位、软件硬件的关系、扩展操作码、程序转换过程_第2张图片

 


 

1.2、访问内存时DRAM芯片读取过程

        多个芯片并行传输,每一轮每个芯片的行列都相同,n个芯片就会有n个超元

        n个超元加起来就是数据总线的长度,如图中超元=8位,数据总线=8个超元=64位

        计组 | DRAM芯片、多模块存储器、加法器标志位、软件硬件的关系、扩展操作码、程序转换过程_第3张图片                 

 


 

 1.3、DRAM引脚数

 

引脚类别:数据引脚+地址引脚+读/写引脚+行/列选信号引脚等。

【2014统考真题】某容量为256MB的存储器由若干4M×8位的DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是().

 

  • 数据引脚数&#

你可能感兴趣的:(计算机组成原理,考研)