数电实验一——组合逻辑电路

实验目的与要求

实验一:简单组合逻辑电路设计

实验目的

(1)了解复合逻辑门的逻辑功能;

(2)熟悉译码器的工作原理和使用方法,熟悉数码管的工作原理及使用方法;

(3)熟悉数据选择器的工作原理和使用方法,掌握数据选择器的逻辑功能和测试方法,掌握数据选择器的基本应用。

(4)熟悉QuartusII软件或Vivado软件的使用,基于原理图进行组合逻辑电路的设计、仿真等。

实验原理

数据选择器也称多路开关,通过改变地址输入信号,可以在

多个数据输入中选择一个传送到输出。74151是一种常见的8选1

数据选择器,逻辑符号如图1-1所示,具有3位地址输入,8路

数据输入,一个使能信号,以及一对互补的输出。

实验内容

包括:

实验步骤:

1. 将下图1-15的电路在QuartusII或Vivado软件中进行原理图输入、编译、仿真,并下载到开发板中验证其结果。

                   图1-15 实验测试电路

  1. 调用元件库中的三-8线译码器DEC38,验证其功能,在QuartusII或Vivado软件中画出其电路图,编译、仿真后下载到开发板中,硬件测试其结果。
  2. 使用门电路设计四选一的数字选择器,在QuartusII或Vivado软件中画出其电路图,编译、仿真后下载到开发板中,硬件测试其结果。

关键设计原理图:

仿真波形:

实验结果分析:分析波形可知:ya=(ab)’

Yb=(a+b)’

Yc=a  b

4、广义译码器原理图及仿真波形:

总结与体会

         对这一次实验的学习总结、对实验的建议、实验体会,限制在80个字内

         这次实验让我了解了QuartusII软件的使用,初步掌握了画电路图,用软件进行波形仿真的能力,通过对波形的分析来验证自己设计的电路是否正确。

你可能感兴趣的:(数字电路实验,fpga开发)