计算机组成原理存储器实验源码,计算机组成原理-存储器实验.doc

文档介绍:

福建农林大学计算机与信息学院

信息工程类

实验报告

课程名称:

计算机组成原理

姓名:

系:

计算机

专业:

计算机科学与技术

年级:

09级

学号:

指导教师:

职称:

2010年12月29日

实验项目列表

序号

实验项目名称

成绩

指导教师

1

算术逻辑运算实验

2

存储器实验

3

总线控制实验

4

微程序控制器的组成与微程序设计实验

5

6

7

8

9

10

11

12

13

14

15

16

17

18

19

20

福建农林大学计算机与信息学院信息工程类实验报告

系: 计算机专业: 计算机科学与技术年级: 09

姓名: 学号: 实验课程:

实验室号:____509 实验设备号: 试验台8 实验时间:

指导教师签字: 成绩:

实验名称存储器实验

1.实验目的和要求

1. 掌握静态随机存储器RAM工作特性。

2. 掌握静态随机存储器RAM的数据读写方法。

2.实验原理

实验所用的半导体静态存储器电路原理如图1-6所示,实验中的静态存储器由一片6116(2KX8)构成,其数据线接至数据总线,地址由地址锁存器(74LS273)给出。地址灯LI01—LI08与地址总线相连,显示地址内容。INPUT单元的数据开关经一三态门(74LS245)连至数据总线,分时给出地址和数据。

图1-6 存储器实验原理图

地址总线为8位,接入6116的地址A7—A0,将6116的高三位A8-A10接地,所以其实际容量为

256字节。6116有三个控制线:CE(片选线)、OE(读线)、WE(写线)。本实验中将OE常接地,在此情况,当CE=0、WE=0时进行写操作,CE=0、WE=1时进行读操作,其写时间与T3脉冲宽度一致。

实验时,将T3脉冲接至实验板上时序电路模块的TS3相应插针中,其它电平控制信号由“SWITCH”单元的二进制开关给出,其中SW_G为低电平有效,LDAR为高电平有效。

3.主要仪器设备(实验用的软硬件环境)

ZYE1601B计算机组成原理教学实验箱一台,排线若干。

4.操作方法与实验步骤

1. 形成时钟脉冲信号T3,具体接线方法和操作步骤如下:

①将时序电路模块中的CLOCK和CK排针相连,TS3和T3相连。

②在时序电路模块(SIGNAL UNIT)中有两个二进制开关“SP03”和“SP04”,将“SP03”开关设置为“RUN”状态、“SP04”开关设置为“RUN”状态时,只要按动微动开关START,则T3的输出为连续的方波信号。当“SP03”开关设置为“STEP”状态、“SP04”开关设置为“RUN”状态时,每按动一次微动开关START,则T3输出一个单脉冲,其脉冲宽度与连续方式相同。

2. 按图1-7连接实验线路,仔细查线无误后接通电源。

☉ CE

☉ WE

A0···A7

D0···D7

MEM

☉ SW_G

内容来自淘豆网www.taodocs.com转载请标明出处.

你可能感兴趣的:(计算机组成原理存储器实验源码)