随机存取存储器之静态RAM

基本电路

触发器用来存储0/1
随机存取存储器之静态RAM_第1张图片
T1~T4:触发器。一端为0,一端为1。
A触发器原端,A‘ 触发器非端
T5、T6:行开关
T7、T8:列开关
上图是一个存储元件,如果放到芯片中,那么就不止一个。T7和T8是一列上共用的控制开关。同时,行地址选择会继续延续,被选中时,这一行的T5、T6会都被打开。

读操作

随机存取存储器之静态RAM_第2张图片
触发器的非端也会有数据传输,但是经过T5、T7,到达写放大器后就会截至。

写操作

随机存取存储器之静态RAM_第3张图片
左侧取非。触发器两端写入相反信号。

 

静态RAM芯片举例

Intel 2114
随机存取存储器之静态RAM_第4张图片
存储容量为4K,为64×64的矩阵

读操作

随机存取存储器之静态RAM_第5张图片
64列分为四组,每组16列
假设行地址和列地址都选中0,那么选中的元件就是0、16、32、48。
WE给出高电平(读信号)、CS片选信号,通过读写电路向外输出

写操作

写和读类似
随机存取存储器之静态RAM_第6张图片
假设行地址和列地址都选中0,那么选中的元件就是0、16、32、48。
WE给出低电平(写信号)、CS片选信号,通过读写电路开始写操作。

你可能感兴趣的:(计算机组成原理,计算机组成原理)