Intel- 64 与 IA-32架构软件开发人员手册 中文版

     1.2卷一总览:基本架构

以下是本手册内容的描述:

第一章——关于本手册.提供一个 Intel- 64  IA-32架构软件开发人员手册五卷的概述,也描述了在该手册中使用的符号及其含义,列出了相关的因特尔手册和程序员文档以及硬件设计文档。

第二章——Intel 64IA-32架构.介绍了Intel- 64  IA-32架构以及基于这些架构的处理器家族,也给出了一个关于这些处理器共同特点的概述以及Intel 64IA-32架构历史的简介。

第三章——基本执行环境.介绍了存储组织模型,描述应用程序所用的寄存器组。

第四章——数据类型.介绍了数据类型和处理器识别的寻址方式,提供了实数和浮点格式以及浮点异常的概述。

第五章——指令集摘要.列出了所有Intel 64IA-32指令,依不同技术分组。

第六章——过程调用,中断和异常.介绍了提供给过程调用和中断服务与异常的程序堆栈机制。

第七章——通用指令编程.介绍了基本的加载和存储,程序控制,算法和基本数据类型的串操作指令,通用寄存器和段寄存器,还描述了保护模式下执行的系统指令

第八章——X87浮点编程.介绍了X87浮点单元(FPU),包括浮点寄存器和数据类型,给出了浮点指令集的概述,介绍了处理器的浮点异常条件

第九章——因特MMX™编程技术.介绍了MMX技术,包括MMX寄存器和数据类型,提供了MMX指令集概述

第十章—— Streaming SIMD ExtensionsSSE)编程.介绍了SSE扩展,包括XMM寄存器, MXCSR寄存器和封装的单精度浮点数据类型;提供了SSE指令集的概述,给出了编写访问SSE扩展代码的指南。

第十一章—— Streaming SIMD Extensions 2 (SSE2)编程.介绍了SSE2扩展,包括XMM寄存器和封装的双精度浮点数据类型提供了SSE2指令集的概述,给出了编写访问SSE2扩展代码的指引。本章还介绍了SSESSE2指令可能产生的SIMD浮点异常。它还为支持 SSE 与 SSE2 扩展纳入操作系统和应用程序代码提供的一般准则

 

第十二章——SSE3, SSSE3, SSE4 AESNI编程.提供了SSE3指令集概述,追加SSE3, SSSE3, SSE4 AESNI指令及编写访问这些扩展代码的指南。

第十三章——使用 XSAVE 特征设置管态.介绍了XSAVE 特征设置说明,并解释了软件如何使用XSAVE 特征集和XSAVE启用的功能。

第十四章—— AVX, FMA 和 AVX2编程.提供了因特尔AVX指令集,FMA 和 AVX2扩展的简述,给出了编写访问这写扩展的代码的指南。

第十五章——因特尔交易同步扩展编程(Programming with Intel Transactional Synchronization Extensions.描述支持锁省略技术来提高性能的争锁的多线程软件的指令扩展

第十六章——输入/输出.介绍了处理器I/O机制,包括I/O端口寻址,I/O指令和I/O保护机制。

第十七章——处理器识别和特征测定.描述如何确定CPU型号和处理器可用的功能。

附录A——EFLAGS交叉引用.总结IA-32指令如何影响标志寄存器的标志(位)。

附录B——EFLAGS条件代码.总结了如何有条件跳转,移动以及在EFLAGS寄存器上使用flags标志码(OF, CF, ZF, SF, 和 PF)来设置状态字。

附录C——浮点异常总结.总结由x87 FPU浮点和SSE/SSE2/SSE3浮点指令引发的异常

附录D——x87 FPU异常处理程序编写指南.介绍如何设计和编写MS-DOS兼容的异常处理程序(包括软件和硬件的要求及汇编语言代码例子)。本附录还介绍编写稳定FPU异常处理程序的通用技术。

附录E——编写SIMD异常处理程序的指南.给出了编写处理由 SSE/SSE2/SSE3 浮点指令引发的异常的异常处理程序的指南

你可能感兴趣的:(系统编程)