Xilinx FPGA----ISE软件使用

项目需求更换了XC6SLX9-3TQG144C , Spartan6系列FPGA,需要使用ISE开发环境,我使用的是ISE 14.7版本。

一、新建工程

Xilinx FPGA----ISE软件使用_第1张图片

Xilinx FPGA----ISE软件使用_第2张图片Xilinx FPGA----ISE软件使用_第3张图片

 Xilinx FPGA----ISE软件使用_第4张图片

点击 Finish 新建工程完成。

二、给工程添加文件

Xilinx FPGA----ISE软件使用_第5张图片

Xilinx FPGA----ISE软件使用_第6张图片

 新建文件后,添加点亮LED灯代码如下:


module flow_led(
    input               sys_clk  ,  //系统时钟	 
	// input               sys_rst_n,  //系统复位,低电平有效
    output  reg     led         //4个LED灯
    );

//reg define
reg [23:0] counter;                                                                                                                                                                                                                         
                                                                                                                                                                                                                        
//计数器对系统时钟计数,计时0.2秒
always @(posedge sys_clk   ) begin
//    if (!sys_rst_n)
 //       counter <= 24'd0;
     if (counter < 24'd1000_0000)
        counter <= counter + 1'b1;
    else
        counter <= 24'd0;
end

//通过移位寄存器控制IO口的高低电平,从而改变LED的显示状态
always @(posedge sys_clk  ) begin
	//  if (!sys_rst_n)
  //      led <= 4'b0001;
      if(counter == 24'd1000_0000) 
        led <= ~led;
end
endmodule 

 Xilinx FPGA----ISE软件使用_第7张图片

 三、工具栏简介

Xilinx FPGA----ISE软件使用_第8张图片

Xilinx FPGA----ISE软件使用_第9张图片

 四、添加时序约束文件

        时序约束文件中,可指定IO口,和对输入时钟进行约束。

#系统时钟时序约束
NET "sys_clk" TNM_NET = "sys_clk_pin";
TIMESPEC TS_sys_clk_pin = PERIOD "sys_clk_pin" 50000 KHz;
NET "sys_clk" CLOCK_DEDICATED_ROUTE = FALSE;
#------------------------------系统时钟和复位----------------------------------- 
//NET sys_clk          LOC = N8 | IOSTANDARD = "LVCMOS33";   
//NET sys_rst_n        LOC = G16 | IOSTANDARD = "LVCMOS33"; 


NET "sys_clk" LOC = P84;
NET "sys_clk" IOSTANDARD = LVCMOS33;

//NET "sys_rst_n" LOC = P41;
//NET "sys_rst_n" IOSTANDARD = LVCMOS33;

NET "led" LOC = P50;
NET "led" IOSTANDARD = LVCMOS33;

 也可以通过工具栏中的IO指定功能进行视图化配置,然后自动生成时序约束文件。

Xilinx FPGA----ISE软件使用_第10张图片

 五、仿真

Xilinx FPGA----ISE软件使用_第11张图片

 Xilinx FPGA----ISE软件使用_第12张图片

Xilinx FPGA----ISE软件使用_第13张图片

 Xilinx FPGA----ISE软件使用_第14张图片

 六、下载程序到芯片

Xilinx FPGA----ISE软件使用_第15张图片

 Xilinx FPGA----ISE软件使用_第16张图片

Xilinx FPGA----ISE软件使用_第17张图片

 Xilinx FPGA----ISE软件使用_第18张图片

 Xilinx FPGA----ISE软件使用_第19张图片

Xilinx FPGA----ISE软件使用_第20张图片

Xilinx FPGA----ISE软件使用_第21张图片

 Xilinx FPGA----ISE软件使用_第22张图片

 七、生成固化文件

 Xilinx FPGA----ISE软件使用_第23张图片

 Xilinx FPGA----ISE软件使用_第24张图片

 Xilinx FPGA----ISE软件使用_第25张图片

 Xilinx FPGA----ISE软件使用_第26张图片

 Xilinx FPGA----ISE软件使用_第27张图片

 Xilinx FPGA----ISE软件使用_第28张图片

 Xilinx FPGA----ISE软件使用_第29张图片

Xilinx FPGA----ISE软件使用_第30张图片

 Xilinx FPGA----ISE软件使用_第31张图片

 Xilinx FPGA----ISE软件使用_第32张图片

 Xilinx FPGA----ISE软件使用_第33张图片

 Xilinx FPGA----ISE软件使用_第34张图片

 

或者:

Xilinx FPGA----ISE软件使用_第35张图片

   问题记录:若固化文件下载出现 “Done did not go high”,以下是解决方法:

  1. 关闭工程重新打开ISE,重新插拔烧录器
  2. 若1失败,则右击“Processes”窗口中的“Generate Programming File”,点击“Process Properties”左边的“Configuration Options”,找到“Umused IOB Pins”选项,将其修改成“Float”。   (没有使用的引脚设置成浮空状态)
  3. 若2失败,则在“iMpact”界面中的Edit  --------->   Preferences  ------>IMPACT- Configuration Preferences  中选择“Use HighZ intstead of Bypass”,选中应用即可,我是到这一步就成功了
  4. 若3失败,在生成bit流文件之前,右击“Processes”窗口中的“Generate Programming File”,点击“Startup Options”,找到“Match Cycle”,将其修改为最大值6。

你可能感兴趣的:(FPAG,fpga开发)