AGM AGRV2KQ32 超小封装FPGA---硬件设计要点

AGM AGRV2KQ32 超小封装FPGA—硬件设计要点

以下是AGRV2KQ32的引脚定义
AGM AGRV2KQ32 超小封装FPGA---硬件设计要点_第1张图片

1、芯片的单电源3.3V供电,不需要1.2V;VDDA33 和VDD33都接到3.3V电源。

2、烧录只需要用JTCK, JTMS, GND, VCC 这4根线,即SWD模式进行调试烧录;
AGM AGRV2KQ32 超小封装FPGA---硬件设计要点_第2张图片

3、FPGA/CPLD推荐用有源晶振,晶振从IO_GB端口输入;

4、NRST可以做复位引脚,低电平复位。硬件设计可以悬空,也可以接0.1uF电容,实现上电慢复位。

5、芯片底部中间的焊盘接GND。

6、设计好原理图后,可以将FPGA部分的原理图设计发给AGM或者海振远的FAE检查确认。

AGM AGRV2KQ32 超小封装FPGA---硬件设计要点_第3张图片
AGRV2K被广泛应用于电机控制、测试测量,医疗和工控板上,产品的具有小封装,大容量,设计灵活等优点。

你可能感兴趣的:(FPGA大讲堂,AGM,AG32,MCU,海振远技术分享课堂,fpga开发,stm32,单片机,人工智能,嵌入式硬件)