ZYNQ系列PL配置加载流程

一,FPGA配置引脚说明

1,配置相关电源

如果VCCO0连接至2.5V或3.3V,CFGBVS连接至VCCO0。

如果VCCO0连接至1.5V或1.8V,CFGBVS连接至GND。

建议bank0、bank14、bank15的VCCO电压一致,避免出现I/O Transition at the End of Startup
 ZYNQ系列PL配置加载流程_第1张图片
 

2,配置流程

ZYNQ系列PL配置加载流程_第2张图片 二,FPGA开启启动加载的方式 

1,上电自动加载:就是在FPGA完成上电初始化完成后,由FPGA主导从外部存储器读取位流,此时CCLK为输出;或者由其它主控制器来主导从外部存储器读取位流到FPGA中,此时CCLK为输入,从而完成上电自动加载。

你可能感兴趣的:(fpga开发)