pcb设计中如何根据阻抗计算走线线宽?

 在我们pcb设计中,阻抗线走多款,差分线走多大间距,这些都是需要pcb设计工程师掌握的。

在和捷配的审单员沟通之后,我们对阻抗有了深入的了解。下面我们以4层板为例,来简单介绍一下layout中如何计算阻抗线的线宽

下面来先看下我们叠层吧


板厚1.6MM


TOP………………………………………  1.8mil(0.5OZ+plating)

FR4………………………………………  3.8mil(3313)

GND02……………………………………. 1.2mil(1OZ)

CORE…………………………………….  49.4mil

POWER03………………………………….1.2mil(OZ)

FR4…………………………………………3.8mil(3313)

BOTTOM…………………………………..1.8mil(0.5OZ+plating)



我们计算一下50欧姆阻抗的线宽为例吧


pcb设计中如何根据阻抗计算走线线宽?_第1张图片


H1:就是我们走线到参考面的距离

ER:介电常数,这里用的4.2,一般普通FR4可以用这个值计算

W1:这个就是我们的设计线宽了

W2:W2是我们线路蚀刻后的上线宽,一般表层,W2比W1小1mil左右

T1:T1是我们的铜厚

C1:绿油厚度

C2:绿油厚度

经过上面的计算,我们50欧姆阻抗线在如上的叠层中的走线线宽为6mil。


下次我们在讨论一下pcb设计中差分线的阻抗计算方法吧,更多信息请关注捷配官网(https://www.jiepei.com/)

你可能感兴趣的:(pcb设计中如何根据阻抗计算走线线宽?)