目录
1.6.ARM裸机第六部分-S5PV210的时钟系统
1.6.1.SoC时钟系统简介
1.6.1.1、什么是时钟?SoC为什么需要时钟?
1.6.1.2、时钟一般如何获得
1.6.1.3、时钟和系统性能的关系、超频、稳定性
1.6.1.4、时钟和外设编程的关联
1.6.1.5、时钟和功耗控制的关系
1.6.2.S5PV210的时钟系统简介
1.6.2.1、时钟域:MSYS、DSYS、PSYS
1.6.2.2、时钟来源:晶振+时钟发生器+PLL+分频电路
1.6.2.3、PLL:APLL、MPLL、EPLL、VPLL
1.6.3.S5PV210时钟域详解
1.6.3.1、MSYS域:
1.6.3.2、DSYS域:
1.6.3.3、PSYS域:
1.6.3.4、各时钟典型值(默认值,iROM中设置的值)
1.6.4.S5PV210时钟体系框图详解
1.6.5.时钟设置的关键性寄存器
1.6.5.1、xPLL_LOCK
1.6.5.2、xPLL_CON/xPLL_CON0/xPLL_CON1
1.6.5.3、CLK_SRCn(n:0~6)
1.6.5.4、CLK_SRC_MASKn
1.6.5.5、CLK_DIVn
1.6.5.6、CLK_GATE_x
1.6.5.7、CLK_DIV_STATn
1.6.5.8、CLK_MUX_STATn
1.6.6.汇编实现时钟设置代码详解1
1.6.6.1、时钟设置的步骤分析:
1.6.7.汇编实现时钟设置代码详解2
1.6.7.1、PLL倍频的相关计算
1.6.7.2、结合寄存器、时钟框图、代码三者综合分析S5PV210的时钟系统
1.6.8.C语言实现时钟设置代码详解
1.6.8.1、C和汇编操作寄存器的不同
1.6.8.2、C的优势:位运算更加简单
1.6.8.3、用C语言重写时钟初始化代码
(1)SoC的时钟获得一般有:
(2)S5PV210属于第三种。为什么这么设计?
第一问:外什么不用外部高频晶振产生高频信号直接给CPU?
主要是因为芯片外部电路不适宜使用高频率,因为传导辐射比较难控制;高频率的晶振太贵了。
第二问:为什么要内部先高频然后再分频?
主要因为SoC内部有很多部件都需要时钟,而且各自需要的时钟频率不同,没法统一供应。因此设计思路是PLL后先得到一个最高的频率(1GHz、1.2GHz),然后各外设都有自己的分频器再来分频得到自己想要的频率。
(1)一般SoC时钟频率都是可以人为编程控制的,频率的高低对系统性能有很大影响。
(2)S5PV210建议工作频率800MHz~1.2GHz,一般我们都设置到1GHz主频。如果你设置到1.2GHz就叫超频。超频的时候系统性能会提升,但是发热也会增大,因此会影响系统稳定性。
(1)每个外设工作都需要一定频率的时钟,这些时钟都是由时钟系统提供的。时钟系统可以编程控制工作模式,因此我们程序员可以为每个外设指定时钟来源、时钟分频系统、从而制定这个外设的工作时钟。
(1)SoC中各种设备工作时,时钟频率越高其功耗越大,发热越大,越容易不稳定,需要外部的散热条件越苛刻。
(2)SoC内部有很多外设,这些外设不用的时候最好关掉(不关掉会一定程度浪费电),开关外设不是通过开关,而是通过时钟。也就是说我们给某个外设断掉时钟,这个外设就不工作了。
(1)S5PV210外部有4个晶振接口,设计板子硬件时可以根据需要来决定在哪里接晶振。接了晶振之后上电相应的模块就能产生振荡,产生原始时钟。原始时钟再经过一系列的筛选开关进入相应的PLL电路生成倍频后的高频时钟。高频时钟再经过分频到达芯片内部各模块上。(有些模块,譬如串口内部还有进一步的分频器进行再次分频使用)
总结:210内部的各个外设都是接在(内部AMBA总线)总线上面的,AMBA总线有1条高频分支叫AHB,有一条低频分支叫APB。上面的各个域都有各自对应的HCLK_XXX和PCLK_XXX,其中HCLK_XXX就是XXX这个域中AHB总线的工作频率;PCLK_XXX就是XXX这个域中APB总线的工作频率。
SoC内部的各个外设其实是挂在总线上工作的,也就是说这个外设的时钟来自于他挂在的总线,譬如串口UART挂在PSYS域下的APB总线上,因此串口的时钟来源是PCLK_PSYS。
我们可以通过记住和分析上面的这些时钟域和总线数值,来确定我们各个外设的具体时钟频率。
(1)当210刚上电时,默认是外部晶振+内部时钟发生器产生的24MHz频率的时钟直接给ARMCLK的,这时系统的主频就是24MHz,运行非常慢。
(2)iROM代码执行时第6步中初始化了时钟系统,这时给了系统一个默认推荐运行频率。这个时钟频率是三星推荐的210工作性能和稳定性最佳的频率。
(3)各时钟的典型值:
xPLL_LOCK寄存器主要控制PLL锁定周期的。
PLL_CON寄存器主要用来打开/关闭PLL电路,设置PLL的倍频参数,查看PLL锁定状态等
CLK_SRC寄存器是用来设置时钟来源的,对应时钟框图中的MUX开关。
CLK_SRC_MASK决定MUX开关n选1后是否能继续通过。默认的时钟都是打开的,好处是不会因为某个模块的时钟关闭而导致莫名其妙的问题,坏处是功耗控制不精细、功耗高。
各模块的分频器参数配置
类似于CLK_SRC_MASK,对时钟进行开关控制
这两类状态位寄存器,用来查看DIV和MUX的状态是否已经完成还是在进行中
总结:
其中最重要的寄存器有3类:CON、SRC、DIV。其中CON决定PLL倍频到多少,SRC决定走哪一路,DIV决定分频多少。
总结:
以上5步,其实真正涉及到的寄存器只有5个而已。
(1)、我们设置了APLL和MPLL两个,其他两个没有管。
(2)、APLL和MPLL设置的关键都是M、P、S三个值,这三个值都来自于官方数据手册的推荐值
(3)、M、P、S的设置依赖《4.2.C语言位运算》中讲过的位运算技术。
分析时记得在图上做标记(把MUX开关选哪个和DIV分频多少都标出来)然后清楚了。
语法写法不同,核心是一样的
C语言还是要简单一些
见视频过程
注:文章来源于《朱老师物联网大讲堂-----嵌入式linux核心课程》
注:文章来源于《朱老师物联网大讲堂-----嵌入式linux核心课程》
注:文章来源于《朱老师物联网大讲堂-----嵌入式linux核心课程》