- 【教程4>第5章>第28节】基于帧同步+相位同步+位同步的QPSK调制解调通信系统整体性能分析
fpga和matlab
#fpga开发帧同步+相位同步+位同步QPSK教程4
欢迎订阅FPGA/MATLAB/Simulink系列教程《★教程1:matlab入门100例》《★教程2:fpga入门100例》《★教程3:simulink入门60例》《★教程4:FPGA/MATLAB/Simulink联合开发入门与进阶X例》目录1.软件版本2.系统资源占用3.系统性能分析3.1信噪比设置3.2时偏设置3.3相位偏差设置4.总结
- 【PCIe XDMA开发】Windows环境下再也不用重启电脑了
RunningCamel
PCIefpga开发FPGAXilinx
Windows环境下开发,使用FPGA开发PCIeXDMA驱动,重新下载bit文件后,通常会遇到主机无法识别到固件更改的问题。一般有以下方式,可以解决识别问题:1.热重启(HotReset)适用场景:FPGA固件通过bit文件临时加载(未固化到Flash)。操作步骤:在主机开机状态下,断开并重新连接FPGA开发板的电源。再次执行硬件扫描。右键点击“此电脑”→“管理”→“设备管理器”。点击顶部菜单栏
- 串行通信接口-Modbus通信
FPGArea
FPGA通信接口fpga开发ModbusRS-485UART
文章目录1.Modbus介绍1.1协议模型1.2网络拓扑1.3帧结构1.4通讯模型1.5寄存器类型1.6功能码2.搭建实验环境3.FPGA实现3.1接收端3.1.1接收状态机3.1.2数据缓存3.1.3接口设计3.2发送端3.2.1发送状态机3.2.2数据缓存3.2.3接口设计4.传送门1.Modbus介绍1.1协议模型Modbus协议是一种用于工业控制的网络通讯协议,即一种机器与机器之间进行数据
- 『FPGA开发必备技能』汇总导航
FPGArea
FPGA开发必备技能fpga开发FPGAVivadoXilinx
※Welcome大家好,欢迎来到瑾芳玉洁的博客!励志开源分享诗和代码,三餐却无汤,顿顿都被噎。有幸结识那个值得被认真、被珍惜、被捧在手掌心的女孩,不出意外被敷衍、被唾弃、被埋在了垃圾堆。喜欢舞文弄墨咬文嚼字的混沌世界,懵懂无知走上了工科直男01的不归路。八十公斤的体重勉强与大鹏一日同风起的浮力动态平衡,做不到宠辱不惊无欲无求的匀速直线运动,就按部就班的小波浪式前进,螺旋式蠕动。<我是一名专注于FP
- fpga原理和结构 pdf_一文带你认识FPGA~
weixin_39849888
fpga原理和结构pdffpga芯片架构设计与实现pdf
在我们嵌入式中,有这样一朵奇葩介于软件与硬件之间,这朵奇葩就是FPGA。可能很多平时玩MCU比较多的朋友不太了解。之前我也不太了解,但是最近两年的这两份工作都有与FPGA挂钩,所以我精通FPGA程序的烧写(不仅如此,我还精通电脑的开关机,哈哈):下面我们一起来简单了解一下。什么是FPGAFPGA(FieldProgrammableGateArray),即现场可编程逻辑门阵列,属于专用集成电路中的一
- fpga原理和结构 pdf_FPGA最小系统的设计方法
weixin_39998795
fpga原理和结构pdf
FPGA最小系统是可以使FPGA正常工作的最简单的系统。它的外围电路尽量最少,只包括FPGA必要的控制电路。一般所说的FPGA的最小系统主要包括FPGA芯片、下载电路、外部时钟、复位电路和电源。如果需要使用SOPC软嵌入式处理器还要包括SDRAM和Flash。一般以上这些组件是FPGA最小系统的组成部分。本文以EP2C8Q208C8为主芯片进行FPGA最小系统的设计。FPGA芯片管脚介绍对于需要在
- 简述fpga的原理和结构_几组实用FPGA原理设计图
Tengfei Jiang
简述fpga的原理和结构
FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单
- 国产化板卡设计原理图:2288-基于FMC接口的JFM7K325T PCIeX4 3U VPX接口卡
hexiaoyan827
3UVPXFMC子卡JFM7K325T板卡软件无线电处理平台数据采集IO卡
基于FMC接口的JFM7K325TPCIeX43UVPX接口卡一、板卡概述标准VPX3U板卡,基于JFM7K325T芯片,pin_to_pin兼容FPGAXC7K410T-2FFG900,支持PCIeX8、64bitDDR3容量2GByte,HPC的FMC连接器,板卡支持各种接口输入,软件支持windows,Linux驱动。可应用于高性能计算,频域算法,如与FFT的加速等;配合AD,DAFMC子卡
- Altera PDN 设计和 FPGA 收发器性能
FPGA技术实战
XinxFPGA硬件设计FPGA收发器电源
本文档介绍在电源分配网络(PDN)设计中采用现代开关稳压器的优势,利用这些优势获得最佳FPGA收发器性能。本白皮书为怎样在低噪声应用中选择稳压器提供指南,还包括一个测试案例,展示不同类型稳压器和电源线配置的收发器性能。引言:面向收发器(SERDES)FPGA的PDN设计对电源有严格的要求,需要干净的电压源。虽然低功耗应用中通常采用低泄漏(LDO)线性稳压器,但这一方法必须仔细的隔离电压源。电路板设
- FPGA状态机设计
FPGA小学生
fpga状态机verilog
B站对应讲解本文视频链接状态机:状态机是逻辑设计里面重要的内容,许多公司的硬件和逻辑工程师面试中,状态机设计几乎是必选题目。所以本次以状态机为话题进行重点讨论,以及如何写好状态机。状态机全称是有限状态机(FiniteStateMachine、FSM),是表示有限个状态以及在这些状态之间的转移和动作等行为的数学模型。本篇博客对相关概念以及使用状态机实现特定字符串的检测,并通过程序具体理解一段式、两段
- 《解锁AI芯片新境界:提升专用人工智能芯片通用性与灵活性的热点技术》
程序猿阿伟
人工智能
在人工智能飞速发展的当下,专用人工智能芯片虽在特定任务上表现出色,但提升其通用性和灵活性已成为行业关键课题。以下是一些相关的热点技术。可重构架构技术可重构架构允许芯片在运行时根据不同任务需求动态改变自身的硬件结构和功能。如现场可编程门阵列(FPGA),内部有大量可配置逻辑单元和布线资源,用户能通过编程实现不同的逻辑功能,可针对不同的人工智能算法和应用场景快速重构,像在图像识别和自然语言处理任务间灵
- spi iic和串口的区别_IIC协议解释
weixin_39995943
spiiic和串口的区别两个单片机iic通讯程序模拟iic和硬件iic区别
欢迎FPGA工程师加入官方微信技术群点击蓝字关注我们FPGA之家-中国最好的纯工程师社群(1)概述I2C(Inter-IntegratedCircuitBUS)集成电路总线,该总线由NXP(原PHILIPS)公司设计,多用于主控制器和从器件间的主从通信,在小数据量场合使用,传输距离短,任意时刻只能有一个主机等特性。经常IIC和SPI接口被认为指定是一种硬件设备,但其实这样的说法是不尽准确的,严格的
- 均薪23W还缺人,FPGA工程师到底有多重要?
博览鸿蒙
FPGAfpga开发
近两年,随着FPGA行业的快速发展,FPGA工程师的需求量持续增长。FPGA技术在通信、人工智能、自动驾驶、数据中心等领域的广泛应用,使得这一岗位变得尤为重要。尤其是在高性能计算、边缘计算等场景下,FPGA凭借其高并行计算能力和灵活性,成为不可或缺的技术方案。FPGA工程师的核心职责FPGA工程师主要负责FPGA的开发、调试和优化,具体包括:逻辑设计与实现:使用Verilog/VHDL等硬件描述语
- 点亮你的LED灯
张口口
fpga开发
一、前言对于每一个FPGA的初学者,经过一段时间的理论学习后,都会有跃跃欲试的感觉,迫不及待的想通过建立一个完整的工程来验证软件安装是否正确,验证综合编译的流程是否正确,以及成功上板的喜悦感。点亮一个LED灯似乎是大多数人的选择,我的记录生涯也从点亮第一个LED开始吧。二、程序RTL代码`timescale1ns/1nsmoduleled(outputwireled_out//点亮你的LED灯);
- Verilog 实现 FPGA 复杂算法的案例
百态老人
fpga开发
在数字电路设计领域,FPGA(现场可编程门阵列)因其灵活性和高性能而备受青睐。有许多利用Verilog实现FPGA复杂算法的案例。例如,有一个项目是在FPGA中用Verilog实现开方运算。该项目充分利用Verilog的强大功能,通过深入理解FPGA的内部结构优化代码资源利用率,采用经典数学算法确保计算结果的准确性和高效性。具有高效性、可移植性和易用性等优势,适用于对实时性要求较高的应用场景,为开
- FPGA极易入门教程----数码管篇(1)静态显示_数码管静态显示
2401_87555332
fpga开发
图2:共阴极数码管显示数字“1”其他数字的演示就不做了,根据这个原理可以整理出0~9这10个数字的编码方式(适用共阳极,共阴极只要将编码取反即可):图3:共阳极数码管编码表这里涉及到两个概念:段选:单个数码管的二极管控制信号(a~g),控制段选可以实现数码管显示不同的数字位选:单个数码管的“电源开关”信号,只有在位选有效的情况下(有电情况下),控制数码管的段选才有意义也就是说通过控制位选可以控制数
- AUTOSAR汽车电子嵌入式编程精讲300篇-基于FPGA的CAN FD汽车总线数据交互系统设计
格图素书
fpga开发汽车
目录前言汽车总线以及发展趋势汽车总线技术汽车总线发展趋势CANFD总线国内外研究现状2系统方案及CANFD协议分析2.1系统控制方案设计2.2CANFD总线帧结构分析2.2.1数据帧分析2.2.2远程帧分析2.2.3过载帧分析2.2.4错误帧分析2.2.5帧间隔分析2.3位流编码以及位时序分析2.3.1位流编码分析2.3.2位时间分析2.3.3位时间切换及位同步分析本文篇幅较长,分为上中下三篇,文
- Verilog 语法篇 硬件描述语言
7yewh
【FPGA知识点笔记汇总】fpga开发硬件工程驱动开发arm开发物联网iot
Verilog是一种硬件描述语言,用于设计、模拟和综合数字电路和系统。它主要用于描述ASIC(专用集成电路)或FPGA(现场可编程门阵列)等硬件设备的结构和行为。定义与用途:Verilog是一种硬件描述语言(HDL),主要用于数字电路的建模、仿真、综合与验证。设计人员利用它来描述电路的结构、行为以及时序关系,从而生成实际的硬件电路(如FPGA或ASIC)。发展背景:1984年,PhilMoorby
- Xilinx 7系列FPGA架构之时钟资源(一)
FPGA技术实战
FPGA器件架构XinxFPGA硬件设计FPGA架构时钟时钟输入
引言:从本文开始,我们陆续介绍Xilinx7系列FPGA的时钟资源架构,熟练掌握时钟资源对于FPGA硬件设计工程师及软件设计工程师都非常重要。本章概述7系列FPGA时钟,比较了7系列FPGA时钟和前几代FPGA差异,总结7系列FPGA中的时钟连接。有关7系列FPGA时钟资源使用的详细信息,请关注后续文章。时钟资源架构概述7系列FPGA与前一代FPGA时钟资源差异时钟资源连接概述1.时钟资源架构概述
- FPGA与ASIC:到底选哪个好?
博览鸿蒙
FPGAfpga开发
不少人想转行FPGA,但在ASIC和FPGA之间犹豫不决。要做出选择,首先需要清楚两者的区别和各自特点。FPGA(FieldProgrammableGateArray)是一种现场可编程门阵列芯片,本质上它是一种半定制的芯片,可以根据需要重新编程,以适应不同的功能需求。FPGA兼具硬件和软件的特点,可以在硬件层面进行控制,也可以编程实现算法功能,具有较高的灵活性和快速开发的优势。而ASIC(Appl
- 入行FPGA设计工程师需要提前学习哪些内容?
博览鸿蒙
FPGAfpga开发
FPGA作为一种灵活可编程的硬件平台,广泛应用于嵌入式系统、通信、数据处理等领域。很多人选择转行FPGA设计工程师,但对于新手来说,可能在学习过程中会遇到一些迷茫和困惑。为了帮助大家更好地准备,本文将详细介绍入行FPGA设计工程师所需学习的内容。FPGA设计的重要性FPGA设计是硬件设计中非常重要的一环,具有高灵活性、快速的验证周期以及较短的产品上市时间等优势。相较于ASIC,FPGA设计不需要进
- 星辰——人工智能中台
jingmuxu123
人工智能自然语言处理nlp
星辰闪耀,赋能不止。2020年,智慧眼AILab正式发布并启用新一代人工智能平台—星辰人工智能中台。星辰人工智能中台主要包括算力层、容器层、引擎层和能力层四部分,为行业智能应用提供AI能力支撑的统一共享服务平台,满足了人工智能算法场景的高度定制化需求。人工智能中台四个部分介绍算力层面:可以实现对众多CPU、GPU、FPGA和ARM等国内外计算资源进行有机整合。容器层面:支持和数据中台进行无缝对接,
- (16)System Verilog联合体union详解
宁静致远dream
SystemVerilog教程stm32深度学习机器学习
(16)SystemVerilog联合体union详解1.1目录1)目录2)FPGA简介3)SystemVerilog简介4)SystemVerilog联合体union详解5)结语1.2FPGA简介FPGA(FieldProgrammableGateArray)是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的
- FPGA约束:如何生成时钟多路复用器及时钟约束?
编码实践
fpga开发matlab
FPGA约束:如何生成时钟多路复用器及时钟约束?在现代数字电路设计中,高速信号的传输对时钟信号的要求非常严格。设计者通常需要生成各种时钟信号,并为其指定合适的时钟约束。为了优化资源使用,FPGA中经常使用时钟多路复用器来同时提供多个时钟。本文将介绍如何使用VerilogHDL编写时钟多路复用器,并为其生成合适的时钟约束。时钟多路复用器的实现代码如下所示:moduleclk_mux#(paramet
- (52)多路时钟复用FPGA如何约束一(片外时钟复用约束)
宁静致远dream
FPGA求职核心竞争力fpga开发被问的面试题求职路上
1.1多路时钟复用FPGA如何约束一(片外时钟复用约束)1.1.1本节目录1)本节目录;2)本节引言;3)FPGA简介;4)多路时钟复用FPGA如何约束一(片外时钟复用约束);5)结束语。1.1.2本节引言“不积跬步,无以至千里;不积小流,无以成江海。就是说:不积累一步半步的行程,就没有办法达到千里之远;不积累细小的流水,就没有办法汇成江河大海。1.1.3FPGA简介FPGA(FieldProgr
- 多路复用时钟和双沿时钟
Hack电子
fpga开发单片机嵌入式硬件
关注、星标公众号,精彩内容每日送达来源:网络素材时钟多路器用于使同一个逻辑功能具有不同的时钟,比如在通信系统中,为了适应不同的数据速率要求,经常要进行时钟切换。有时为了节约功耗,也会把高速时钟切换到低速时钟,或者进行时钟休眠操作。下图是某一类型的时钟多路器:虽然在时钟信号上引入多路逻辑会产生毛刺等问题,但是在不同的应用中,对多路时钟的要求区别很大。时钟切换的最佳途径是使用FPGA内部的专用Cloc
- 多路时钟复用FPGA约束和实现
MZEing
fpga开发
多路时钟复用FPGA约束和实现多路时钟复用(Multi-ClockMultiplexing)是一种常见的技术,在FPGA设计中用于管理多个时钟域。通过合理使用多路时钟复用技术,可以有效减少资源消耗,并简化时钟域交叉问题的处理。本文将介绍多路时钟复用的约束方法,并提供相应的源代码示例。时钟域划分(ClockDomainPartitioning)多路时钟复用的第一步是将设计中的信号划分到不同的时钟域。
- 厚物科技PXIe/PXI一体化测控平台HW-1043d
厚物科技
PXIe/PXI/VPX集成测试自动化产品运营科技
PXIe测控系列HW-1043d专为各种测试和测量应用而设计自带嵌入式控制器控制功能及扩展功能一体化设计外部IO接口丰富内置Intel®Core™第七代双核四线程CPU内存最大支持32GB提供4个3UPXIe/PXI混合扩展槽第4槽支持双槽宽的PXIe/PXI功能模块可内置数采、航空总线、FPGA、射频及开关等功能模块系统带温控电路对风扇进行PWM转速控制散热设计符合PXIe/PXI总线规范支撑仰
- Intel 与 Yocto 项目的深度融合:全面解析与平台对比
嵌入式Jerry
Yoctolinux嵌入式硬件eureka容器docker
在嵌入式Linux领域,Yocto项目已成为构建定制化Linux发行版的事实标准,广泛应用于不同架构的SoC平台。Intel作为x86架构的领导者,在Yocto生态中投入了大量资源,为其嵌入式处理器、FPGA和AI加速硬件提供了完整的支持。本文将详细介绍Intel如何在Yocto项目中构建、优化和维护其嵌入式Linux解决方案,并与其他芯片平台(如NXP、AMD、RaspberryPi)进行对比,
- 基于 FPGA 的 CNN 卷积神经网络整体实现
鱼弦
人工智能时代fpga开发cnn人工智能
基于FPGA的CNN卷积神经网络整体实现介绍卷积神经网络(CNN)是一种强大的深度学习架构,广泛用于图像识别、物体检测和自然语言处理等领域。FPGA以其并行处理能力、低延迟和灵活性,是加速CNN推理的理想硬件平台。通过在FPGA上实现CNN,可以显著提高实时应用中的推理效率。应用使用场景实时图像识别:如智能手机摄像头中的面部识别。自动驾驶:环境感知和障碍物检测。医疗影像分析:快速处理MRI或X-R
- PHP如何实现二维数组排序?
IT独行者
二维数组PHP排序
二维数组在PHP开发中经常遇到,但是他的排序就不如一维数组那样用内置函数来的方便了,(一维数组排序可以参考本站另一篇文章【PHP中数组排序函数详解汇总】)。二维数组的排序需要我们自己写函数处理了,这里UncleToo给大家分享一个PHP二维数组排序的函数:
代码:
functionarray_sort($arr,$keys,$type='asc'){
$keysvalue= $new_arr
- 【Hadoop十七】HDFS HA配置
bit1129
hadoop
基于Zookeeper的HDFS HA配置主要涉及两个文件,core-site和hdfs-site.xml。
测试环境有三台
hadoop.master
hadoop.slave1
hadoop.slave2
hadoop.master包含的组件NameNode, JournalNode, Zookeeper,DFSZKFailoverController
- 由wsdl生成的java vo类不适合做普通java vo
darrenzhu
VOwsdlwebservicerpc
开发java webservice项目时,如果我们通过SOAP协议来输入输出,我们会利用工具从wsdl文件生成webservice的client端类,但是这里面生成的java data model类却不适合做为项目中的普通java vo类来使用,当然有一中情况例外,如果这个自动生成的类里面的properties都是基本数据类型,就没问题,但是如果有集合类,就不行。原因如下:
1)使用了集合如Li
- JAVA海量数据处理之二(BitMap)
周凡杨
java算法bitmapbitset数据
路漫漫其修远兮,吾将上下而求索。想要更快,就要深入挖掘 JAVA 基础的数据结构,从来分析出所编写的 JAVA 代码为什么把内存耗尽,思考有什么办法可以节省内存呢? 啊哈!算法。这里采用了 BitMap 思想。
首先来看一个实验:
指定 VM 参数大小: -Xms256m -Xmx540m
- java类型与数据库类型
g21121
java
很多时候我们用hibernate的时候往往并不是十分关心数据库类型和java类型的对应关心,因为大多数hbm文件是自动生成的,但有些时候诸如:数据库设计、没有生成工具、使用原始JDBC、使用mybatis(ibatIS)等等情况,就会手动的去对应数据库与java的数据类型关心,当然比较简单的数据类型即使配置错了也会很快发现问题,但有些数据类型却并不是十分常见,这就给程序员带来了很多麻烦。
&nb
- Linux命令
510888780
linux命令
系统信息
arch 显示机器的处理器架构(1)
uname -m 显示机器的处理器架构(2)
uname -r 显示正在使用的内核版本
dmidecode -q 显示硬件系统部件 - (SMBIOS / DMI)
hdparm -i /dev/hda 罗列一个磁盘的架构特性
hdparm -tT /dev/sda 在磁盘上执行测试性读取操作
cat /proc/cpuinfo 显示C
- java常用JVM参数
墙头上一根草
javajvm参数
-Xms:初始堆大小,默认为物理内存的1/64(<1GB);默认(MinHeapFreeRatio参数可以调整)空余堆内存小于40%时,JVM就会增大堆直到-Xmx的最大限制
-Xmx:最大堆大小,默认(MaxHeapFreeRatio参数可以调整)空余堆内存大于70%时,JVM会减少堆直到 -Xms的最小限制
-Xmn:新生代的内存空间大小,注意:此处的大小是(eden+ 2
- 我的spring学习笔记9-Spring使用工厂方法实例化Bean的注意点
aijuans
Spring 3
方法一:
<bean id="musicBox" class="onlyfun.caterpillar.factory.MusicBoxFactory"
factory-method="createMusicBoxStatic"></bean>
方法二:
- mysql查询性能优化之二
annan211
UNIONmysql查询优化索引优化
1 union的限制
有时mysql无法将限制条件从外层下推到内层,这使得原本能够限制部分返回结果的条件无法应用到内层
查询的优化上。
如果希望union的各个子句能够根据limit只取部分结果集,或者希望能够先排好序在
合并结果集的话,就需要在union的各个子句中分别使用这些子句。
例如 想将两个子查询结果联合起来,然后再取前20条记录,那么mys
- 数据的备份与恢复
百合不是茶
oraclesql数据恢复数据备份
数据的备份与恢复的方式有: 表,方案 ,数据库;
数据的备份:
导出到的常见命令;
参数 说明
USERID 确定执行导出实用程序的用户名和口令
BUFFER 确定导出数据时所使用的缓冲区大小,其大小用字节表示
FILE 指定导出的二进制文
- 线程组
bijian1013
java多线程threadjava多线程线程组
有些程序包含了相当数量的线程。这时,如果按照线程的功能将他们分成不同的类别将很有用。
线程组可以用来同时对一组线程进行操作。
创建线程组:ThreadGroup g = new ThreadGroup(groupName);
&nbs
- top命令找到占用CPU最高的java线程
bijian1013
javalinuxtop
上次分析系统中占用CPU高的问题,得到一些使用Java自身调试工具的经验,与大家分享。 (1)使用top命令找出占用cpu最高的JAVA进程PID:28174 (2)如下命令找出占用cpu最高的线程
top -Hp 28174 -d 1 -n 1
32694 root 20 0 3249m 2.0g 11m S 2 6.4 3:31.12 java
- 【持久化框架MyBatis3四】MyBatis3一对一关联查询
bit1129
Mybatis3
当两个实体具有1对1的对应关系时,可以使用One-To-One的进行映射关联查询
One-To-One示例数据
以学生表Student和地址信息表为例,每个学生都有都有1个唯一的地址(现实中,这种对应关系是不合适的,因为人和地址是多对一的关系),这里只是演示目的
学生表
CREATE TABLE STUDENTS
(
- C/C++图片或文件的读写
bitcarter
写图片
先看代码:
/*strTmpResult是文件或图片字符串
* filePath文件需要写入的地址或路径
*/
int writeFile(std::string &strTmpResult,std::string &filePath)
{
int i,len = strTmpResult.length();
unsigned cha
- nginx自定义指定加载配置
ronin47
进入 /usr/local/nginx/conf/include 目录,创建 nginx.node.conf 文件,在里面输入如下代码:
upstream nodejs {
server 127.0.0.1:3000;
#server 127.0.0.1:3001;
keepalive 64;
}
server {
liste
- java-71-数值的整数次方.实现函数double Power(double base, int exponent),求base的exponent次方
bylijinnan
double
public class Power {
/**
*Q71-数值的整数次方
*实现函数double Power(double base, int exponent),求base的exponent次方。不需要考虑溢出。
*/
private static boolean InvalidInput=false;
public static void main(
- Android四大组件的理解
Cb123456
android四大组件的理解
分享一下,今天在Android开发文档-开发者指南中看到的:
App components are the essential building blocks of an Android
- [宇宙与计算]涡旋场计算与拓扑分析
comsci
计算
怎么阐述我这个理论呢? 。。。。。。。。。
首先: 宇宙是一个非线性的拓扑结构与涡旋轨道时空的统一体。。。。
我们要在宇宙中寻找到一个适合人类居住的行星,时间非常重要,早一个刻度和晚一个刻度,这颗行星的
- 同一个Tomcat不同Web应用之间共享会话Session
cwqcwqmax9
session
实现两个WEB之间通过session 共享数据
查看tomcat 关于 HTTP Connector 中有个emptySessionPath 其解释如下:
If set to true, all paths for session cookies will be set to /. This can be useful for portlet specification impleme
- springmvc Spring3 MVC,ajax,乱码
dashuaifu
springjquerymvcAjax
springmvc Spring3 MVC @ResponseBody返回,jquery ajax调用中文乱码问题解决
Spring3.0 MVC @ResponseBody 的作用是把返回值直接写到HTTP response body里。具体实现AnnotationMethodHandlerAdapter类handleResponseBody方法,具体实
- 搭建WAMP环境
dcj3sjt126com
wamp
这里先解释一下WAMP是什么意思。W:windows,A:Apache,M:MYSQL,P:PHP。也就是说本文说明的是在windows系统下搭建以apache做服务器、MYSQL为数据库的PHP开发环境。
工欲善其事,必须先利其器。因为笔者的系统是WinXP,所以下文指的系统均为此系统。笔者所使用的Apache版本为apache_2.2.11-
- yii2 使用raw http request
dcj3sjt126com
http
Parses a raw HTTP request using yii\helpers\Json::decode()
To enable parsing for JSON requests you can configure yii\web\Request::$parsers using this class:
'request' =&g
- Quartz-1.8.6 理论部分
eksliang
quartz
转载请出自出处:http://eksliang.iteye.com/blog/2207691 一.概述
基于Quartz-1.8.6进行学习,因为Quartz2.0以后的API发生的非常大的变化,统一采用了build模式进行构建;
什么是quartz?
答:简单的说他是一个开源的java作业调度框架,为在 Java 应用程序中进行作业调度提供了简单却强大的机制。并且还能和Sp
- 什么是POJO?
gupeng_ie
javaPOJO框架Hibernate
POJO--Plain Old Java Objects(简单的java对象)
POJO是一个简单的、正规Java对象,它不包含业务逻辑处理或持久化逻辑等,也不是JavaBean、EntityBean等,不具有任何特殊角色和不继承或不实现任何其它Java框架的类或接口。
POJO对象有时也被称为Data对象,大量应用于表现现实中的对象。如果项目中使用了Hiber
- jQuery网站顶部定时折叠广告
ini
JavaScripthtmljqueryWebcss
效果体验:http://hovertree.com/texiao/jquery/4.htmHTML文件代码:
<!DOCTYPE html>
<html xmlns="http://www.w3.org/1999/xhtml">
<head>
<title>网页顶部定时收起广告jQuery特效 - HoverTree<
- Spring boot内嵌的tomcat启动失败
kane_xie
spring boot
根据这篇guide创建了一个简单的spring boot应用,能运行且成功的访问。但移植到现有项目(基于hbase)中的时候,却报出以下错误:
SEVERE: A child container failed during start
java.util.concurrent.ExecutionException: org.apache.catalina.Lif
- leetcode: sort list
michelle_0916
Algorithmlinked listsort
Sort a linked list in O(n log n) time using constant space complexity.
====analysis=======
mergeSort for singly-linked list
====code======= /**
* Definition for sin
- nginx的安装与配置,中途遇到问题的解决
qifeifei
nginx
我使用的是ubuntu13.04系统,在安装nginx的时候遇到如下几个问题,然后找思路解决的,nginx 的下载与安装
wget http://nginx.org/download/nginx-1.0.11.tar.gz
tar zxvf nginx-1.0.11.tar.gz
./configure
make
make install
安装的时候出现
- 用枚举来处理java自定义异常
tcrct
javaenumexception
在系统开发过程中,总少不免要自己处理一些异常信息,然后将异常信息变成友好的提示返回到客户端的这样一个过程,之前都是new一个自定义的异常,当然这个所谓的自定义异常也是继承RuntimeException的,但这样往往会造成异常信息说明不一致的情况,所以就想到了用枚举来解决的办法。
1,先创建一个接口,里面有两个方法,一个是getCode, 一个是getMessage
public
- erlang supervisor分析
wudixiaotie
erlang
当我们给supervisor指定需要创建的子进程的时候,会指定M,F,A,如果是simple_one_for_one的策略的话,启动子进程的方式是supervisor:start_child(SupName, OtherArgs),这种方式可以根据调用者的需求传不同的参数给需要启动的子进程的方法。和最初的参数合并成一个数组,A ++ OtherArgs。那么这个时候就有个问题了,既然参数不一致,那