电路中TTL与CMOS的解释

TTL 与CMOS 定义

1、什么是TTL 电平
TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。

2、什么是CMOS电平
COMS集成电路是互补对称金属氧化物半导体(Compiementary symmetry metal oxide semicoductor)集成电路的英文缩写,电路的许多基本逻辑单元都是用增强型PMOS晶体管和增强型NMOS管按照互补对称形式连接的,静态功耗很小。COMS电路的供电电压VDD范围比较广在+5–+15V均能正常工作,电压波动允许±10,当输出电压高于VDD-0.5V时为逻辑1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑0,扇出数为10–20个COMS门电路.

TTL 与CMOS 区别

一)TTL高电平3.65V,低电平0V2.4V
CMOS电平Vcc可达到12V
CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc。
CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
TTL电路不使用的输入端悬空为高电平
另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。
用TTL电平他们就可以兼容
(二)TTL电平是5V,CMOS电平一般是12V。
因为TTL电路电源电压是5V,CMOS电路电源电压一般是12V。
5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。
(三)TTL电平标准
输出 L: <0.4V ; H:>2.4V。
输入 L: <0.8V ; H:>2.0V
TTL器件输出低电平要小于0.4V,高电平要大于2.4V。输入,低于0.8V就认为是0,高于2.0就认为是1。

CMOS电平:
输出 L: <0.1Vcc ; H:>0.9Vcc。
输入 L: <0.3Vcc ; H:>0.7Vcc.

LV CMOS 和 LV TTL

电路中TTL与CMOS的解释_第1张图片

可以参考的资料

https://blog.xuite.net/jesonchung/scienceview/93544954-%E5%B8%B8%E7%94%A8%E9%82%8F%E8%BC%AF%E9%9B%BB%E4%BD%8D%E6%A8%99%E6%BA%96%28TTL%E3%80%81CMOS%E3%80%81LVTTL%E3%80%81LVCMOS%E3%80%81ECL%E3%80%81PECL%E3%80%81LVPECL%E3%80%81RS232%29

你可能感兴趣的:(硬件开发,求职)