logisim|计算机组成结课设计|16bit-CPU|完成

阶乘的制作

本次来制作计算机组成原理的第二层阶段设计,本篇前置知识在调试篇。


我们需要使用底层的代码,通过控制开关来实现我们的程序。

首先决定使用dst类型的格式,然后开始构思d=s?treg代码的格式。

阶乘首先要使用到循环,这里使用if AthenB elseC语句,实现条件反复跳转。

if z then a else b#意思就是如果zero为1,就跳转到a,如果不是就跳到b。

然后就是反复使用ALU输出dreg和sreg的乘积,以及对sreg--并判断是否为0.
以上就是jiecheng dreg, sreg, treg代码的构思逻辑

  • 具体实现请回看调试篇,重点看关于控制信号的图片

展示

logisim|计算机组成结课设计|16bit-CPU|完成_第1张图片

logisim|计算机组成结课设计|16bit-CPU|完成_第2张图片

logisim|计算机组成结课设计|16bit-CPU|完成_第3张图片

logisim|计算机组成结课设计|16bit-CPU|完成_第4张图片

logisim|计算机组成结课设计|16bit-CPU|完成_第5张图片

你可能感兴趣的:(logisim|计算机组成结课设计|16bit-CPU|完成)