全数字QAM解调器方案采用了载波相位和符号定时的联合估计环——基于FPGA的同步电路设计与实现研究

在传统的数字通信系统中,接收机的解调单元都是用模拟处理的方法和器件实现的。但是随着高集成度芯片技术的发展,全数字调制解调方案不仅实现与调试方便,集成度和可靠性高,且成本低,体现了现代通信系统的发展方向。

本课题着重研究高速调制解调器的全数字实现方法和基于FPGA的QAM系统设计、仿真和实现,首先简要分析了QAM系统的基本原理和系统模型以及各个模块的原理,提出了一种全数字调制解调器方案, 然后在FPGA开发环境中实现了QAM 信号的全数字化解调,并进行仿真。该全数字QAM解调器方案采用了载波相位和符号定时的联合估计环,全部工作由FPGA完成,系统的运行速度快,可以方便的添加附加功能模块。最后将设计下载到FPGA中并调试通过。

1.1 引言

进入二十一世纪以来,通信领域展现出一幅多姿多彩的画卷。各种新业务、新型网络构造和新型设备不断出现,使人们彼此之间的信息传播更加快捷有效。自从上个世纪七、八十年代开始,随着计算机、微电子、自动控制和数字信号处理技术的发展和成熟,传统的通信设备从系统控制、信源信道编解码、硬件技术、调制解调等诸多方面都实现了从模拟到数字的过渡。器件的集成度越来越高,各种数字电路和数字芯片广泛用于通信设备当中,体积、重量和功耗都大大减小了,在功效方面有了长足的进步;全数字调制解调方案开始成为通信系统的主流。将通信设备当中绝大部分用数字电路来代替,将模拟信号经由模数(A/D)转换器实现数字化后,运用数字处理技术对信号进行处理

你可能感兴趣的:(★FPGA项目经验,全数字QAM,载波相位,符号定时,同步电路设计)