2,xilinx 7系列FPGA理论篇——浅谈FPGA基本结构

微信公众号(含全部博文):FPGA动力联盟
咨询微信(联系博主):fpga_start

谈起FPGA的结构,通常人们是这样认为的:FPGA的基本结构是由大量的相对较小的可编程逻辑块“岛”镶嵌在可编程互连线的“海”里面构成的。初看起来感觉有点云里雾里,仔细琢磨一下,文艺范的表达确实是那么回事。

目前市场上90%以上的FPGA都来自于xilinx和altera(现已被Intel收购)这两家美国巨头,这两家FPGA的实现技术都是基于SRAM的可编程技术,因此这两家的FPGA芯片内部结构基本一致,所以本文仅以xilinx的7系列FPGA介绍。

CLB(可配置逻辑块)是xilinx FPGA基本逻辑单元,每个CLB包含两个slice,每个slice由4个6输入LUT(查找表)、8个D触发器以及多个MUX(多路数据选择器)组成。同一CLB中的两个slice没有直接的线路连接,分属于两个不同的列。每列拥有独立的快速进位链资源。让我们来看看基本逻辑单元CLB的结构,如图1所示列出了4个CLB:

           

2,xilinx 7系列FPGA理论篇——浅谈FPGA基本结构_第1张图片

图1:CLB结构

整个FPGA内部的基本结构就是由成千上万个这样的CLB组成的,CLB与CLB之间存在大量的信号互连线,作为数据流动的通道。开篇说的“岛”就是CLB,“海”就是信号互连线。

当然,这只是最基本的FPGA结构,实际的FPGA内部“大海”里还得镶嵌其它的“明珠”才能正常工作,比如时钟模块、存储器、收发器模块等等,“明珠”数量越多,FPGA功能就越丰富、当然价格也越贵。

那么,大家可能有疑惑,CLB怎么就能实现复杂的数字逻辑功能呢?别忘了上面交代了1个CLB包含2个Slice,每个Slice又由4个6输入LUT、8个D触发器以及多个MUX组成。这里简单来说,LUT是查找表,可以实现数字逻辑中的组合逻辑功能,比如C=A+B;D触发器则实现时序逻辑功能;MUX则增强Slice内部信号流通的灵活性(以后的篇章会详细解释~)。

也就是说1个Slice内部就可以实现组合逻辑和时序逻辑,那么1个CLB(等于2个Slice)呢?成千上万个CLB呢?

我们都知道,数字系统不就是由组合电路和时序电路构成的么?因此FPGA芯片就可以实现很复杂的数字系统了。

你可能感兴趣的:(FPGA理论,fpga,基本结构)