- cadence 打开原理图文件
越努力越幸运1314
硬件
1、cadence打开原理图https://jingyan.baidu.com/article/ed15cb1b3ce6d85be2698161.html答:找到项目文件(.OPJ);右键打开;在弹出的CadenceProductChoices弹窗中,选择OrCADCaptureCIS;选择OK
- Cadence/Allegro学习笔记
殊途。
其他
Cadence操作笔记一、快捷键命令**作用Esc结束走线等操作I放大O缩小C以光标所指为新的窗口显示中心W画线On/OffP快速放置元件H元件标号左右翻转V元件标号上下翻转R元件旋转90°N放置网络标号J放置节点On/OffF放置电源G放置地Y画多边形T放置TEXTB放置总线On/OffE放置总线端口T放置TEXTCtrl+PageUp左移一个窗口Ctrl+PageDn右移一个窗口PageUp上
- Cadence Allegro使用笔记
春风沂水丶
使用Cadence画原理图与PCB笔记学习单片机嵌入式硬件
自带原理图库的地址:"安装目录"\SPB_17.4\tools\capture\library自带封装库的地址:"安装目录"\SPB_17.4\share\pcb\pcb_lib\symbols常用的库:CAPSYM.OLB存放电源,地,输入输出口,标题栏等;CONNECTOR.OLB存放连接器,如HEADER,CON,AT62,RCA,JACK,等;DISCRETE.OLB存放常用的电子元件,如
- Cadence Allegro 学习框架
LIX_TR
Cadence学习记录笔记经验分享
CH1——封装库的管理制作焊盘:常规贴片、异性表贴、通孔焊盘制作封装:手工创建和自动创建表贴、插件、BGA等CH2——相关数据的导入导入结构图生成板框和布线区域网表的输出导入后台元器件的放置CH3——布局常用命令及设计熟悉布局的常用命令:Group、Move、对齐、替代封装、查询、测量、模块复用等Room的使用、设置布局环境、显示隐藏飞线、交互布局、输出封装库、更新焊盘封装等CH4——PCB阻抗与
- Cadence Allegro学习笔记【原理图篇】
honey ball
学习单片机嵌入式硬件人工智能算法
点击下图中的按钮可以打开3D预览模式按住shift和按鼠标中间可以旋转,单独按鼠标中间可以平移动cadence元器件属性摆放横竖模式切换:双击元器件后进入属性对话框,系统默认是横排显示,鼠标选中左侧框上面右击,出现如下对话框选择Pivot之后就变成了竖排,Crtl+鼠标滚轮可以对界面进行放大缩小完整工程的创建:工程文件.opj原理图文件.dsnPCB文件.brd元件库文件.olb有个小BUG,打开
- Cadence Allegro 学习笔记(已完成,笔记待补充)
LIX_TR
Cadence学习记录笔记
一、利用OrCAD绘制原理图二、PCB库部分(利用PadstackEditor制作焊盘+PCBEditor制作封装)三、PCBEditor操作的基本设置四、PCB布局部分整版Fanout(扇出----指引出一小段短线、打孔、绘制铜皮的操作)五、PCB布线部分六、PCB输出文件部分
- EENG 34050/EENG VLSI Design
nicename5
开发语言
VLSIDesignEENG34050/EENGM40501Preamble1.1IntendedLearningObjectives&OutcomesLearningObjectives·TointroducetheusertotheCadencedesignenvironmentandtheVirtuosotoolset·Tointroducedigitalfull-customdesignp
- 【原理图PCB专题】Allegro报封装Name is too long
阳光宅男@李光熠
原理图与PCB专题硬件经验分享
在安装完成Cadence17.4版本后,在首次导入网表时发现PCB报了一些错误,就是名称太长#1ERROR(SPMHNI-189):Nameistoolong…ERROR(SPMHNI-189):Problemswiththenameofdevice‘MT48LC2M32B2B5-6_SDRAMTSOP86_MT48LC2M32B2B5-6’:‘Nameistoolong.’.报错类型:DRC报错
- 【原理图PCB专题】Cadence17.4版本新增加的Cutout和Design_Outline层有什么用?
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在Cadence17.4版本中我们发现在BoardGeometry下面多出了Cutout和Design_Outline两层,其实这两层在高版本的软件中都做为板框使用。如下所示在输出光绘时,如果没有将Cutout和Desing_Outline两层加入,还是使用16版本的Outline来定义板框的话,在出光绘时会提示:WARNIGN...DESIGN_OUTLINEandCUTOUTarethepre
- 【原理图PCB专题】Cadence17.4 PCB位号重排与反标
阳光宅男@李光熠
原理图与PCB专题嵌入式硬件
在文章:【原理图专题】Cadence16.6如何把PCB元件位号重排并反标到原理图中我们讲到了Cadence16.6版本对原理图进行反标的操作。对于反标之前我们是通过如下所示的绘制流程来讲的,一般在首板或是大改板操作器件里有很多不同的很大的位号,这时我们可以通过Backannotate功能对PCB上的器件位号进行有规律的重排,然后导出对应的变更点到原理图中更新位号。这样操作的方式不仅方便焊接时的查
- cadence17.2打开低版本工程或封装的方法。
weixin_40333655
嵌入式开发
转载自allegrocadence17.2批量更新旧版文件AllegroPCBDesigner17.2如何打开旧版本.brd文件我使用下面的方法,Dbdoctorcheck后提示failed。原因是我未将cadence的路径添加到系统环境变量下。如图添加之后,使用Dbdoctor就好了。最近在学Allegro画板子,用的是于博士的视频,视频配套的软件是15.6版本,我电脑装的是吴川斌老师Caden
- Cadence应用映射网络驱动中的元件绘制PCB,导入网表时的一些错误及解决方法
qq_41752861
AllegroCadenceNetlist硬件工程
本人是cadence软件初学者,使用软件版本为17.2-2016,且使用的元件库在映射网络驱动器中,在导入网表的时遇到了一些问题,在此做些记录,希望能够帮助到和我遇到同样问题的小伙伴们。问题一:导入网表时,只有warning:“***notfoundinPSMPATHormustbe‘dbdoctor’ed.”,没有报错,如下:但在PCB放置元件时出现了报错:“cannotloadsymbol**
- Cadence Allegro 17.4 PCB DB Doctor使用
issta
Cadencewindows
CadenceAllegro17.4PCBDBDoctor使用打开老版本的pad文件时,提示:使用DBDoctor解决此问题1:打开软件2:打开后的界面3:选择原始文件和输出文件4:路径及名称设置完毕:5:点击Check按钮,完成转换6:使用转换后的文件完成您的设计即可,Enjoy~
- Cadence 17.4系列中,通过Padstack Editer创建焊盘后,PCB Designer无法识别的问题
haputa�
Cadence
我们通过PadstackEditer创建后,会把焊盘安放在自己指定的目录中,以便下次使用,这样就会产生一个问题,在PCBDesigner的Path中没有更新该焊盘所在的路径,导致Layout->pin后,在Option的Padstack中找不到自己创建的焊盘。那么,我们需要手动去添加Path,以使软件检测到该焊盘的位置。具体如下:在这里把自己创建的Pad路径添加进来即可。关联错误提示:(SPMHA
- Design of a CMOS Comparator with Hysteresis in Cadence
家琛的水笔
Therearemanytypesofcomparators,inthisexampleacomparatorwithhysteresisisanalyzedandsimulated.image.pngWhatisthefunctionofhysteresisinacomparator?Byusingthethresholdwecanreducetheglitchesontheoutputcaus
- ncverilog仿真的基础脚本
罐头说
NCSimNC-SIM为Cadence公司之VHDL与Verilog混合模拟的模拟器(simulator),可以帮助IC设计者验证及模拟其所用VHDL与Verilog混合计设的IC功能.NC-Verilog为Cadence公司之Verilog硬体描述语言模拟器(simulator),可以帮助IC设计者验证及模拟所设计IC的功能.使用NC-Verilog软体,使用者必须使用Verilog硬体描述语言
- Cadence Allegro PCB设计88问解析(二十三) 之 Allegro中设置禁止走线打孔区域(添加Route keepout和Via keepout)
刘小同学
信号完整性CadenceAllegroPCB设计网络PCB设计CadenceAllegro信号完整性pcb工艺
一个学习信号完整性仿真的layout工程师RouteKeepout和ViaKeepout是在PCB设计中经常遇到的两个概念,也就是禁止布线和打孔。一般我们在一些高速信号的连接器的焊盘下面会挖空,为了控制阻抗来参考第三层,这时就会在新建封装添加RouteKeepout或者ViaKeepout,焊盘的次表层就会自动避让铜皮。或者在设计网口的时候,为了避免一些EMC和信号干扰,也会在网口芯片下面挖空,这
- allegro设置禁止铺铜区的方法
宁静致远2021
Allegro硬件
allegro设置禁止铺铜区的方法CadenceAllegro16.6关于shape分割的一种方法Allegro铺铜设置使用ShapeKeepout设置禁止铺铜区。操作方法是Setup-Areas-ShapeKeepout,这样只是设置了禁止铺铜区,但是还可以在此区域布线和打过孔等等操作。CadenceAllegro16.6关于shape分割的一种方法原文链接:https://blog.csdn.
- Allegro中设置让Route Keepout(禁止布线区)允许布线或打过孔的方法
宁静致远2021
Allegro嵌入式硬件cadence
Allegro中设置让RouteKeepout(禁止布线区)允许布线或打过孔的方法Chapter1Allegro中设置让RouteKeepout(禁止布线区)允许布线或打过孔的方法一、前言二、设置方法Chapter2CadenceAllegroPCB设计88问解析(二十三)之Allegro中设置禁止走线打孔区域(添加Routekeepout和Viakeepout)Chapter3【Allegro技
- cadence allegro原理图DRC,生成网表与导入PCB
师范大学生
cadenceallegroPCBlayoutpcb设计制作
前言 allegro的原理图设计和PCB设计用的是两款软件。而连接两款软件的桥梁是一种叫网表(netlist)的东西。网表记录了原理图中所以的元器件,元器件封装以及网络连接。原理图规则检查(DRC) 在生成网表之前肯定需要一个完全正确无误的原理图,因此先对原理图进行规则检查。 回到原理图根目录界面,选中原理图文件 点击Tools->Designrulecheck,弹出以下窗口: 这里的规
- PDK 编程计划
yesoili
CadencePDK编程ADSPDKPCELL
PDK编程计划序号PDK项目是否完成1复刻SANIP2D2M项目(ADSPDK)完成2复刻WINIPD3M11项目(ADSPDK)完成3复刻WINHBT项目(ADSPDK)running4编写cadence端PDK+DRC待定5复刻WIN模型网表running6批量画版图工具链和菜单栏PDK_CDLrunning业余做一些技术复现,提升技术储备,需要一些MMIC设计师反馈做设计,以及需要一些模型工
- Cadence学习笔记-第一章-基本设置
郑心怡呀
模拟电路cadence
发现了一个版权不详的学习笔记,基于Cadence51的,看了一点发现写的很好,也适合初学者,所以打算学习一下,结合已有的开发环境和工程文件。今天开始第一章。1.1启动前的准备保证软件已经安装,并且可授权使用在shell中设置了正确的环境变量shell不知道是啥,看了看其他同学的解释,蛮清楚的。设置环境变量是程序正常运行必须的,更加具体的,就先放一放。(因为不懂1.1.1启动配置文件:.cdsini
- pcb笔记(二):cadence orcad自动修改Title Block 标题栏的页面序号以及页面总数
小白一枚Y
PCB笔记pcb工艺
cadenceOrcad自动修改TitleBlock标题栏的页面序号以及页面总数前言本文主要讲述如何自动修改TitleBlock的页面序号和页面总数,在学会这自动修改之前都是手动修改或者批量修改,一旦原理图页数够多,可想而知工作量有多大,耗费时间,在批量修改时,怀疑人生啊,不禁想能不能一键修改啊,但是在网上搜到的大多都是批量修改,虽然批量修改的方法不一样,但是都是要一个个的改,好麻烦,然后就自己摸
- 一、cadence PDK 自学笔记-心法
yesoili
CadencePDK编程笔记PDK
我这边ADS/CadencePDK基本大部分都是自学完成的。当然也非常感谢我的前同事周**的帮忙,教了我很多基础的。另外也感谢我现在同事,李**和程*的帮忙,学习了很多cad的视角。其实对于自学写PDK的小伙伴,一般都要如何学习呢?我总结了我几次完成的学习流程:(以cadencePDK为例)首先,自学最重要的是一个成就感的搭建,所以需要先确定以PCell为起点去编写结构。并且,需要了解一下,pdk
- cadence SPB17.4 - allegro - CAM350_V10.7CN 引入槽孔(.rou)文件报错问题的优雅解决思路
宁静致远2021
Allegrocadence嵌入式硬件
cadenceSPB17.4-allegro-CAM350_V10.7CN引入槽孔(.rou)文件报错问题的优雅解决思路Chapter1cadenceSPB17.4-allegro-CAM350_V10.7CN引入槽孔(.rou)文件报错问题的优雅解决思路概述现在用自己的思路去解决CAM350V10.7CN载入SPB17.4产生的槽孔文件出错的问题打开CAM14.6新建一个空工程引入实验目录的ge
- Cadence教程(嘉立创封装导入到orcad)
weixin_51686526
嵌入式硬件
目录1.背景2.物料确定3.下载封装并从ad导出合适封装3.创建新cadence文件并导入4.导入ad文件5.修改dra和pad文件(选做)6.保存并修改orcad1.背景听业内人士说Cadence在制作高端PCB的设计领域有举足轻重的地位,那就学学吧。说实话还开始还是很不适应吧,不过转型总是困难的嘛。其中封装着实是个头疼的问题。网上的教程也是零零散散的,最后还是渐渐搞定了,这里我就面向小白写一篇
- [cadence]Allegro STEP-3D模型导入、匹配、导出的方法及注意事项
LuDvei
cadence嵌入式硬件
AllegroSTEP-3D模型导入、匹配、导出的方法及注意事项STEP模型导入可以在贸泽或者其他官网上下载做好的3D模型,或者用3D建模软件自己做。2.下载方法.3.导入,如果Avaliable里面没有和symbols对应的文件,说明没有对应的3D模型,这时候需要在你的step路径下创建于.dra封装文件相同名称的.step文件4.step文件保存路径,没有的话自己创建见一个,注意不要出现中文名
- 一款国内研发的PCB设计软件-立创EDA
想啥做啥
我们先来看下官方的一些样板工程和原理图PCB布好线的效果3D预览效果原理图简单的聊聊PCB设计软件:像当前免费的PCB设计软件还有KiCAD、DesignSpark(发烧友网)也是不错的,当然我们绝大部分人在学校接触最多的要属AltiumDesigner(前身是Protel),大公司用的比较多的Cadence(Alligro),Pads(powerpcb),其他的还有cadsofteagle等,另
- allegro PCB设计心得笔记(二) PCB板框设计心得
weixin_43244476
CadenceAllegro笔记
CadenceAllegro软件设计PCB板框时,使用Add->line,在Option选择BoardGeometry/Outline,根据PCB需要输入对应坐标,设计好板框。使用Z-Copy命令设计RouteKeepin和PackageKeepin时,需要先使用使用Shape->ComposeShape将Outline层的line先合并成一个shape。使用ComposeShape命令时,一定要
- 【Cadence】Calculator计算sp的3dB带宽
乾巽
CadenceCMOSCadenceADS
【Cadence】Calculator计算sp的3dB带宽1.计算最大增益2.cross函数3.3dB带宽下面演示如何在Cadence计算s参数(如增益)的3dB带宽1.计算最大增益ymax函数2.cross函数cross函数可以计算经过y轴给定值对应的x坐标edgenumber选择1是经过的第一个点选择2则是第二个点3.3dB带宽将两个横坐标相减即可
- 项目中 枚举与注解的结合使用
飞翔的马甲
javaenumannotation
前言:版本兼容,一直是迭代开发头疼的事,最近新版本加上了支持新题型,如果新创建一份问卷包含了新题型,那旧版本客户端就不支持,如果新创建的问卷不包含新题型,那么新旧客户端都支持。这里面我们通过给问卷类型枚举增加自定义注解的方式完成。顺便巩固下枚举与注解。
一、枚举
1.在创建枚举类的时候,该类已继承java.lang.Enum类,所以自定义枚举类无法继承别的类,但可以实现接口。
- 【Scala十七】Scala核心十一:下划线_的用法
bit1129
scala
下划线_在Scala中广泛应用,_的基本含义是作为占位符使用。_在使用时是出问题非常多的地方,本文将不断完善_的使用场景以及所表达的含义
1. 在高阶函数中使用
scala> val list = List(-3,8,7,9)
list: List[Int] = List(-3, 8, 7, 9)
scala> list.filter(_ > 7)
r
- web缓存基础:术语、http报头和缓存策略
dalan_123
Web
对于很多人来说,去访问某一个站点,若是该站点能够提供智能化的内容缓存来提高用户体验,那么最终该站点的访问者将络绎不绝。缓存或者对之前的请求临时存储,是http协议实现中最核心的内容分发策略之一。分发路径中的组件均可以缓存内容来加速后续的请求,这是受控于对该内容所声明的缓存策略。接下来将讨web内容缓存策略的基本概念,具体包括如如何选择缓存策略以保证互联网范围内的缓存能够正确处理的您的内容,并谈论下
- crontab 问题
周凡杨
linuxcrontabunix
一: 0481-079 Reached a symbol that is not expected.
背景:
*/5 * * * * /usr/IBMIHS/rsync.sh
- 让tomcat支持2级域名共享session
g21121
session
tomcat默认情况下是不支持2级域名共享session的,所有有些情况下登陆后从主域名跳转到子域名会发生链接session不相同的情况,但是只需修改几处配置就可以了。
打开tomcat下conf下context.xml文件
找到Context标签,修改为如下内容
如果你的域名是www.test.com
<Context sessionCookiePath="/path&q
- web报表工具FineReport常用函数的用法总结(数学和三角函数)
老A不折腾
Webfinereport总结
ABS
ABS(number):返回指定数字的绝对值。绝对值是指没有正负符号的数值。
Number:需要求出绝对值的任意实数。
示例:
ABS(-1.5)等于1.5。
ABS(0)等于0。
ABS(2.5)等于2.5。
ACOS
ACOS(number):返回指定数值的反余弦值。反余弦值为一个角度,返回角度以弧度形式表示。
Number:需要返回角
- linux 启动java进程 sh文件
墙头上一根草
linuxshelljar
#!/bin/bash
#初始化服务器的进程PId变量
user_pid=0;
robot_pid=0;
loadlort_pid=0;
gateway_pid=0;
#########
#检查相关服务器是否启动成功
#说明:
#使用JDK自带的JPS命令及grep命令组合,准确查找pid
#jps 加 l 参数,表示显示java的完整包路径
#使用awk,分割出pid
- 我的spring学习笔记5-如何使用ApplicationContext替换BeanFactory
aijuans
Spring 3 系列
如何使用ApplicationContext替换BeanFactory?
package onlyfun.caterpillar.device;
import org.springframework.beans.factory.BeanFactory;
import org.springframework.beans.factory.xml.XmlBeanFactory;
import
- Linux 内存使用方法详细解析
annan211
linux内存Linux内存解析
来源 http://blog.jobbole.com/45748/
我是一名程序员,那么我在这里以一个程序员的角度来讲解Linux内存的使用。
一提到内存管理,我们头脑中闪出的两个概念,就是虚拟内存,与物理内存。这两个概念主要来自于linux内核的支持。
Linux在内存管理上份为两级,一级是线性区,类似于00c73000-00c88000,对应于虚拟内存,它实际上不占用
- 数据库的单表查询常用命令及使用方法(-)
百合不是茶
oracle函数单表查询
创建数据库;
--建表
create table bloguser(username varchar2(20),userage number(10),usersex char(2));
创建bloguser表,里面有三个字段
&nbs
- 多线程基础知识
bijian1013
java多线程threadjava多线程
一.进程和线程
进程就是一个在内存中独立运行的程序,有自己的地址空间。如正在运行的写字板程序就是一个进程。
“多任务”:指操作系统能同时运行多个进程(程序)。如WINDOWS系统可以同时运行写字板程序、画图程序、WORD、Eclipse等。
线程:是进程内部单一的一个顺序控制流。
线程和进程
a. 每个进程都有独立的
- fastjson简单使用实例
bijian1013
fastjson
一.简介
阿里巴巴fastjson是一个Java语言编写的高性能功能完善的JSON库。它采用一种“假定有序快速匹配”的算法,把JSON Parse的性能提升到极致,是目前Java语言中最快的JSON库;包括“序列化”和“反序列化”两部分,它具备如下特征:  
- 【RPC框架Burlap】Spring集成Burlap
bit1129
spring
Burlap和Hessian同属于codehaus的RPC调用框架,但是Burlap已经几年不更新,所以Spring在4.0里已经将Burlap的支持置为Deprecated,所以在选择RPC框架时,不应该考虑Burlap了。
这篇文章还是记录下Burlap的用法吧,主要是复制粘贴了Hessian与Spring集成一文,【RPC框架Hessian四】Hessian与Spring集成
 
- 【Mahout一】基于Mahout 命令参数含义
bit1129
Mahout
1. mahout seqdirectory
$ mahout seqdirectory
--input (-i) input Path to job input directory(原始文本文件).
--output (-o) output The directory pathna
- linux使用flock文件锁解决脚本重复执行问题
ronin47
linux lock 重复执行
linux的crontab命令,可以定时执行操作,最小周期是每分钟执行一次。关于crontab实现每秒执行可参考我之前的文章《linux crontab 实现每秒执行》现在有个问题,如果设定了任务每分钟执行一次,但有可能一分钟内任务并没有执行完成,这时系统会再执行任务。导致两个相同的任务在执行。
例如:
<?
//
test
.php
- java-74-数组中有一个数字出现的次数超过了数组长度的一半,找出这个数字
bylijinnan
java
public class OcuppyMoreThanHalf {
/**
* Q74 数组中有一个数字出现的次数超过了数组长度的一半,找出这个数字
* two solutions:
* 1.O(n)
* see <beauty of coding>--每次删除两个不同的数字,不改变数组的特性
* 2.O(nlogn)
* 排序。中间
- linux 系统相关命令
candiio
linux
系统参数
cat /proc/cpuinfo cpu相关参数
cat /proc/meminfo 内存相关参数
cat /proc/loadavg 负载情况
性能参数
1)top
M:按内存使用排序
P:按CPU占用排序
1:显示各CPU的使用情况
k:kill进程
o:更多排序规则
回车:刷新数据
2)ulimit
ulimit -a:显示本用户的系统限制参
- [经营与资产]保持独立性和稳定性对于软件开发的重要意义
comsci
软件开发
一个软件的架构从诞生到成熟,中间要经过很多次的修正和改造
如果在这个过程中,外界的其它行业的资本不断的介入这种软件架构的升级过程中
那么软件开发者原有的设计思想和开发路线
- 在CentOS5.5上编译OpenJDK6
Cwind
linuxOpenJDK
几番周折终于在自己的CentOS5.5上编译成功了OpenJDK6,将编译过程和遇到的问题作一简要记录,备查。
0. OpenJDK介绍
OpenJDK是Sun(现Oracle)公司发布的基于GPL许可的Java平台的实现。其优点:
1、它的核心代码与同时期Sun(-> Oracle)的产品版基本上是一样的,血统纯正,不用担心性能问题,也基本上没什么兼容性问题;(代码上最主要的差异是
- java乱码问题
dashuaifu
java乱码问题js中文乱码
swfupload上传文件参数值为中文传递到后台接收中文乱码 在js中用setPostParams({"tag" : encodeURI( document.getElementByIdx_x("filetag").value,"utf-8")});
然后在servlet中String t
- cygwin很多命令显示command not found的解决办法
dcj3sjt126com
cygwin
cygwin很多命令显示command not found的解决办法
修改cygwin.BAT文件如下
@echo off
D:
set CYGWIN=tty notitle glob
set PATH=%PATH%;d:\cygwin\bin;d:\cygwin\sbin;d:\cygwin\usr\bin;d:\cygwin\usr\sbin;d:\cygwin\us
- [介绍]从 Yii 1.1 升级
dcj3sjt126com
PHPyii2
2.0 版框架是完全重写的,在 1.1 和 2.0 两个版本之间存在相当多差异。因此从 1.1 版升级并不像小版本间的跨越那么简单,通过本指南你将会了解两个版本间主要的不同之处。
如果你之前没有用过 Yii 1.1,可以跳过本章,直接从"入门篇"开始读起。
请注意,Yii 2.0 引入了很多本章并没有涉及到的新功能。强烈建议你通读整部权威指南来了解所有新特性。这样有可能会发
- Linux SSH免登录配置总结
eksliang
ssh-keygenLinux SSH免登录认证Linux SSH互信
转载请出自出处:http://eksliang.iteye.com/blog/2187265 一、原理
我们使用ssh-keygen在ServerA上生成私钥跟公钥,将生成的公钥拷贝到远程机器ServerB上后,就可以使用ssh命令无需密码登录到另外一台机器ServerB上。
生成公钥与私钥有两种加密方式,第一种是
- 手势滑动销毁Activity
gundumw100
android
老是效仿ios,做android的真悲催!
有需求:需要手势滑动销毁一个Activity
怎么办尼?自己写?
不用~,网上先问一下百度。
结果:
http://blog.csdn.net/xiaanming/article/details/20934541
首先将你需要的Activity继承SwipeBackActivity,它会在你的布局根目录新增一层SwipeBackLay
- JavaScript变换表格边框颜色
ini
JavaScripthtmlWebhtml5css
效果查看:http://hovertree.com/texiao/js/2.htm代码如下,保存到HTML文件也可以查看效果:
<html>
<head>
<meta charset="utf-8">
<title>表格边框变换颜色代码-何问起</title>
</head>
<body&
- Kafka Rest : Confluent
kane_xie
kafkaRESTconfluent
最近拿到一个kafka rest的需求,但kafka暂时还没有提供rest api(应该是有在开发中,毕竟rest这么火),上网搜了一下,找到一个Confluent Platform,本文简单介绍一下安装。
这里插一句,给大家推荐一个九尾搜索,原名叫谷粉SOSO,不想fanqiang谷歌的可以用这个。以前在外企用谷歌用习惯了,出来之后用度娘搜技术问题,那匹配度简直感人。
环境声明:Ubu
- Calender不是单例
men4661273
单例Calender
在我们使用Calender的时候,使用过Calendar.getInstance()来获取一个日期类的对象,这种方式跟单例的获取方式一样,那么它到底是不是单例呢,如果是单例的话,一个对象修改内容之后,另外一个线程中的数据不久乱套了吗?从试验以及源码中可以得出,Calendar不是单例。
测试:
Calendar c1 =
- 线程内存和主内存之间联系
qifeifei
java thread
1, java多线程共享主内存中变量的时候,一共会经过几个阶段,
lock:将主内存中的变量锁定,为一个线程所独占。
unclock:将lock加的锁定解除,此时其它的线程可以有机会访问此变量。
read:将主内存中的变量值读到工作内存当中。
load:将read读取的值保存到工作内存中的变量副本中。
- schedule和scheduleAtFixedRate
tangqi609567707
javatimerschedule
原文地址:http://blog.csdn.net/weidan1121/article/details/527307
import java.util.Timer;import java.util.TimerTask;import java.util.Date;
/** * @author vincent */public class TimerTest {
 
- erlang 部署
wudixiaotie
erlang
1.如果在启动节点的时候报这个错 :
{"init terminating in do_boot",{'cannot load',elf_format,get_files}}
则需要在reltool.config中加入
{app, hipe, [{incl_cond, exclude}]},
2.当generate时,遇到:
ERROR