vcs中debug选项、波形dump对仿真时间的影响

一、现象

        最近跑了一个比较复杂的模块的仿真,仿真时间大约在30min,跑完使用simprofile分析过,无异常点,且DUT运行时间占总的仿真时间约70%~80%。之前有看到过debug选项、波形dump会对仿真时间造成影响,刚好最近不是那么忙,就用这个模块测试了下。先看数据:

vcs中debug选项、波形dump对仿真时间的影响_第1张图片

二、分析

-debug_pp/-debug/-debug_all提供了三档debug能力,所以耗时是逐渐增加的。-debug_access则提供了更加精细化的debug能力,在不加额外参数时,-debug_access能力略弱于-debug_pp(主要是debug_region不一样),-debug_access+all则提供了最强大的debug能力,所以耗时最多。此外,发现波形dump会占用很多时间。

三、结论

  • 可以参考synopsys推荐的做法,一般回归开启-debug_pp或不加debug选项,需要定位问题时再开启具体的debug选项。
  • dump波形的模块尽量少,dump波形的深度也应该适当。

你可能感兴趣的:(芯片验证,vcs,仿真时间,debug选项)