课设(1):版图

电路设计芯片之间是通过版图联系的,电路设计只是一个形式,而版图是电路的具体表现。

版图验证
(1)设计规则检查DRC(Design Rule Check):根据下列设计规则进行检查;

线宽规则:版图中多边形的最小宽度,防止线宽太窄出现断路;
最大(最小)尺寸限制:多边形的宽度或长度不能太大也不能太小,一般针对接触孔和通孔;
间距规则:多边形之间的最小距离,避免两个多边形之间形成短路;
包围规则:一层与另一层线条之间交叠并将其包围的最小尺寸,主要用于不同层之间需要进行连接,该规则可以保证有效的连接;
交叠规则:两层之间交叠的最小尺寸;
最小面积规则:满足以上基本要求的前提下,尽量保证版图面积最小。

(2)电学规则检查ERC(Electrical Rule Checking):天线规则检查,非法器件检查,节点开路,节点短路,孤立接触孔;
(3)版图寄生参数提取LPE(Layout Parasitic Extraction):从版图中提取到器件的参数,器件之间连接关系还有寄生电阻与电容,产生一个网表文件,从而可以恢复出电路图,和原电路图比较,查找错误。工具:Mentor公司的xCalibre
(4)电路图与版图一致性检查LVS(Layout Versus Schematic):通过EDA工具分别从电路图和版图中提取出网表文件,然后对两者进行比较,常用工具就是Mentor公司的Calibre LVS工具。

参考文章:
1、集成电路版图学习笔记1----版图基本知识
2、版图设计

你可能感兴趣的:(学习)