Zynq自定义IP

  1. 最简单的自定义IP封装

1.1实验任务

将PL端控制LED灯每隔1s进行闪烁的IP核进行简单的封装,然后与ARM A9处理器连接,A9处理器给该LED IP核提供clk和rst_n信号

1.2实验过程

首先将Zynq_Uart工程另存为,在此工程上修改,避免重复性工作。首先需要显示FCLK,并将频率设置为100MHz,双击Zynq模块

Zynq自定义IP_第1张图片

显示clk_rst_n信号

Zynq自定义IP_第2张图片

Zynq自定义IP_第3张图片

显示之后的效果如下

Zynq自定义IP_第4张图片

下面编写驱动PL端LED灯的代码,如下

  1. `timescale 1ns / 1ps  
  2. module led(  
  3.     input clk,   // 100MHz  
  4.     input rst_n,  
  5.   
  6.     output reg[3:0] led  
  7.     );  
  8.   
  9.     reg[31:0] cnt;  
  10.     always @(posedge clk, negedge rst_n) begin  
  11.         if(!rst_n)  

你可能感兴趣的:(Zynq自定义IP)