【INTEL(ALTERA)】 quartus 专业版软件 23.4 中模拟以太网子 FPGA IP 时p_ss_app_st_tx_ready 信号变为 X

问题描述

选择启用前导码直通参数时,为什么在模拟以太网子英特尔® FPGA IP系统的 40GbE 和 50GbE Intel Agilex® 7 F-Tile 变体时,p_ss_app_st_tx_ready 信号变为 X。

说明

由于英特尔® Quartus® Prime 专业版软件 23.4 中存在一个问题,在以太网子系统 英特尔® FPGA IP 的 F-Tile 变体上选择了启用前导码直通参数Intel Agilex® 7在 40GbE 或 50GbE 端口的模拟中,p_ss_app_st_tx_ready 信号将转到 X(未定义)。

解决方法

要在仿真中解决此问题,请勿为 40GbE 或 50GbE 端口选择“启用前导码直通”参数
此问题计划在 英特尔® Quartus® Prime 专业版软件的未来版本中修复

你可能感兴趣的:(INTEL(ALTERA),FPGA,fpga开发,网络,intel,altera,quartus)