FPGA设计与实战之时钟及时序简介1

文章目录

    • 一、时钟定义
    • 二、基本时序
    • 三、总结


一、时钟定义

我们目前设计的电路以同步时序电路为主,时钟做为电路工作的基准而显得非常重要。

简单的接口电路比如I2C、SPI等,复杂一点接口比如Ethernet的MII、GMII等接口,它们都有一个或多个时钟信号。

FPGA设计与实战之时钟及时序简介1_第1张图片

那么什么是时钟信号?它有哪些特性和参数呢?
时钟信号
如上图所示,时钟信号简单而言是一种具有特定频率和确定占空比的周期性重复的数字信号。

时钟通常具有以下参数:

  • 频率(周期):描述时钟重复周期;
  • 占空比:时钟信号高电平占整个时钟周期的比值;
  • 上升沿和下降沿:时钟信号边沿10%-90%间的时间;
  • 时钟偏移(skew):描述时钟在不同芯片或芯片内部由于走线通道差异导致到达时间的差值;
  • 时钟抖动(ji

你可能感兴趣的:(数字电路,fpga开发,单片机,嵌入式硬件)