实验九 基于FPGA的计数译码显示电路设计

基本任务一:利用FPGA硬件平台上的4位数码管做静态显示,用SW0-3输入BCD码,用SW4-7控制数码管位选
实验九 基于FPGA的计数译码显示电路设计_第1张图片
m100:
实验九 基于FPGA的计数译码显示电路设计_第2张图片
frediv:
实验九 基于FPGA的计数译码显示电路设计_第3张图片
decoder:
实验九 基于FPGA的计数译码显示电路设计_第4张图片

基本任务二:利用FPGA硬件平台上的4位数码管显示m10技术结果
扩展任务一:对7448译码的6和9进行补段
扩展任务二:用按键控制计数器从0-9计数,4位数码管显示技术结果。
实验九 基于FPGA的计数译码显示电路设计_第5张图片
cnt10:
实验九 基于FPGA的计数译码显示电路设计_第6张图片
decoder69:
实验九 基于FPGA的计数译码显示电路设计_第7张图片
key_bounce:
实验九 基于FPGA的计数译码显示电路设计_第8张图片
frediv:
实验九 基于FPGA的计数译码显示电路设计_第9张图片

基本任务三:利用FPGA硬件平台上的6位数码管显示模100计数结果。
实验九 基于FPGA的计数译码显示电路设计_第10张图片
cnt6:
实验九 基于FPGA的计数译码显示电路设计_第11张图片
m100:
实验九 基于FPGA的计数译码显示电路设计_第12张图片
frediv:
实验九 基于FPGA的计数译码显示电路设计_第13张图片
decoder——69:
实验九 基于FPGA的计数译码显示电路设计_第14张图片
m100_2output:
实验九 基于FPGA的计数译码显示电路设计_第15张图片
dig_select:
实验九 基于FPGA的计数译码显示电路设计_第16张图片
code_select:
实验九 基于FPGA的计数译码显示电路设计_第17张图片
display_m100:
实验九 基于FPGA的计数译码显示电路设计_第18张图片
cnt6_add
实验九 基于FPGA的计数译码显示电路设计_第19张图片

你可能感兴趣的:(数电实验,fpga开发)